以作者查詢圖書館館藏 、以作者查詢臺灣博碩士 、以作者查詢全國書目 、勘誤回報 、線上人數:22 、訪客IP:3.149.237.231
姓名 姜義鉦(Yi-Zhe Jian) 查詢紙本館藏 畢業系所 電機工程學系 論文名稱 插值時序恢復之研究與應用 相關論文 檔案 [Endnote RIS 格式] [Bibtex 格式] [相關文章] [文章引用] [完整記錄] [館藏目錄] [檢視] [下載]
- 本電子論文使用權限為同意立即開放。
- 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
- 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。
摘要(中) 在本篇論文中,討論不同插值器在時序恢復的應用上的差異,首先由頻域上來看,其頻率響應的不理想造成重新取樣時的膺頻效應(Aliasing),而在時域上對訊號波形的重建,計算其重建波形與原始波形的平方誤差期望值,比較Linear、Cubic、Parabolic和本論文提出的升餘弦函數(Raised cosine function)插值器對波形的重建能力。
接著將插值時序恢復的方法應用在 -shifted DQPSK的調系統,考慮系統的實際取樣情形和不理想的狀況,使得不同插值器在此系統應用的表現上並沒有明顯的差異,因為不同的插值器會消耗不同程度的資源,因此在考慮到計算複雜度和對位元錯誤率的影響時,必需視系統的條件來決定該使用何種插值器,如此才能發揮最大的效益。關鍵字(中) ★ 時序恢復
★ 插值器
★ 取樣率轉換
★ 插值時序恢復關鍵字(英) 論文目次 圖目、表目
第一章 緒論………………………………………………………1
1.1 時序控制簡介………………………………………………1
1.2 研究內容與論文設計動機…………………………………………1
第二章 數位插值器時序控制………………………………………………5
2.1 插值器時序控制模型………………………………………………5
2.2 插值器操作原理……………………………………………………6
2.3 插值函數……………………………………………………………8
2.4 M&M時序誤差演算法……………………………………………9
2.5 時序控制器…………………………………………………………11
第三章 插值器的分析與探討………………………………………………18
3.1 插值函數的分析……………………………………………………18
3.1.1 sinc函數…………………………………………………18
3.1.2 升餘弦函數…………………………………………………19
3.1.3 分段式多項式………………………………………………22
3.1.4 分析比較……………………………………………………24
3.2 內插值的計算………………………………………………………25
3.2.1 儲存脈衝響應的方式………………………………………25
3.2.2 即時計算的方式……………………………………………26
3.2.3 膺頻效應……………………………………………………27
3.3 性能分析與比較……………………………………………………29
3.3.1 重建訊號的平方誤差期望值(MSE)………………………29
3.3.2 討論………………………………………………………31
第四章 插值器時序控制的實現與應用……………………………………49
4.1 -shifted DQPSK系統架構……………………………………49
4.1.1 -shifted DQPSK傳送器………………………………49
4.1.2 -shifted DQPSK接收器………………………………50
4.1.3 時序誤差偵測………………………………………………52
4.2 插值器的效能………………………………………………………53
4.2.1 平方誤差期望值……………………………………………53
4.2.2 計算複雜度…………………………………………………54
4.2.3 位元錯誤率比較……………………………………………55
第五章 結論…………………………………………………………………66
附錄A、B
參考文獻參考文獻 [1] Kurt H. Mueller and Markus Müller, “Timing Recovery in Digital Synchronous Data Receivers”, IEEE Trans. On communication, vol. Com 24, No. 5, pp.516-531, May 1976.
[2] F. M. Gardner, “A BPSK/QPSK Timing-Error Detector for Sampled Receivers”, IEEE Trans. Commun., vol. COM-34, pp. 423-429, May 1986.
[3] C. W. Farrow, “A Continuously Variable Digital Delay Element”, in Proc. IEEE Int. Symp. Circuits & Syst., Espoo, Finland, June 6-9, 1988, pp.2641-2645.
[4] J. Armstrong and D. Strickland, “Symbol Synchronization Using Signal Samples and Interpolation”, IEEE Trans. Commun., vol. 41, pp. 318-321, Feb. 1993.
[5] F. M. Gardner, “Interpolation in Digital Modems — Part I: Fundamentals”, IEEE Trans. Commun.,vol. 41, pp. 501-507, Mar. 1993.
[6] F. M. Gardner, “Interpolation in Digital Modems — Part II: Implementation and Performance”, IEEE Trans. Commun., vol. COM-41, pp. 998-1008, June 1993.
[7] Heinrich Meyr, Marc Moeneclaey and Stefan A. Fechtel, Digital Communication Receivers, Wiley-Interscience, 1998.
[8] Theodore S. Rappaport, Wireless Communications, Prentice Hall, 1996.指導教授 林銀議(Yin-Yi Lin) 審核日期 2000-6-27 推文 facebook plurk twitter funp google live udn HD myshare reddit netvibes friend youpush delicious baidu 網路書籤 Google bookmarks del.icio.us hemidemi myshare