中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/49647
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41659660      線上人數 : 1894
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/49647


    題名: 應用於三維積體電路之設計、自動化與測試關鍵技術-子計畫一:應用於三維積體電路之晶粒間介面技術(I);Die-To-Die Interfacing Techniques for 3d Ics
    作者: 鄭國興
    貢獻者: 電機工程學系
    關鍵詞: 研究領域:電子電機工程類
    日期: 2011-08-01
    上傳時間: 2012-01-17 19:06:43 (UTC+8)
    出版者: 行政院國家科學委員會
    摘要: 在此三年計畫中將以3D 方式用直通矽晶穿孔(Through-Silicon Via, TSV)技術進行資料與資料的收發動作,在第一年將分析TSV 的寄生負載效應並建立通道模型,並與子計畫二合作,研究包含TSV 通道模型與電源輸送之相關電路設計技術。並針對高速串列傳輸技術研發串列轉換器與展頻時脈產生器做研究與探討。在3D IC 測試技術方面與子計畫四合作,共同制定3D IC 測試技術與介面電路之間相關測試訊號傳輸規格。第二年則以第一年的TSV 模型為基礎,根據頻率衰減來設計等化器,確保經TSV 模型衰減的資料被補償回來,且在第二年與子計畫二、三合作,開發應用於TSV 通道模型的電源輸送架構之模擬平台與自動化技術。在高速串列傳輸部分設計時脈資料回復電路,使得失真訊號得以回復其原始訊號與時脈並且同時設計穩壓電路提供穩定的電源。另外在測試介面類比前端電路與子計畫四合作,研發應用於3D DRAM 測試技術之相關介面電路設計。第三年部分將與子計畫二、三合作,完成包含TSV 通道模型的系統模擬平台與電源輸送自動化擺置技術。在子計畫一的第三年整合第一及第二年電路設計,最終完成應用於TSV 通道傳輸與有線傳輸之高速傳送收發器,並且做晶片下線及在電路版上驗證此高速傳送接收器,同時與子計畫四合作,在第三年整合可測性技術完成3D DRAM 自我測試實體層設計。 In the three years project, the data transmission will use 3D-TSV technology to transmit data. In the first year, the TSV’s parasitical loading effect and channel model will be analyzed. The TSV’s channel model and power transmission circuit will be designed and analyzed together with sub-project 2. The high-speed serial links and spread-spectrum clock generator will be researched and discussed. To work together with sub-project 4, the 3D IC testing technology and interface circuit’s testing signal will be established. In the second year, the equalizer will be designed base on the first year’s TSV channel model. Therefore, the TSV’s channel loss will be compensated. To work together with sub-project 2 and 3, the simulation platform and automatic technology of TSV channel model’s power transmission architecture will be developed. The clock and data recovery will be designed in the high-speed serial link. Therefore, the distorted signal can be recovered. The power regulated circuit will be designed to provide regulated power. The analog front-end testing interface circuit will work together with sub-project 4 to develop the 3D DRAM testing interface circuit. To work together with sub-project 2 and 3 in the third year, the system simulation platform and power automatic place technology of TSV channel model will be completed. Finally, the first and the second year’s circuit will be integrated to a high-speed serial-link transceiver for TSV application. The high-speed transceiver will be tape-out and verified in the PCB. To work with sub-project 4, the physical layer of 3D DRAM self-test technology will be integrated. 研究期間:10008 ~ 10107
    關聯: 財團法人國家實驗研究院科技政策研究與資訊中心
    顯示於類別:[電機工程學系] 研究計畫

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML425檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明