中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/8320
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 78728/78728 (100%)
造访人次 : 33560120      在线人数 : 1240
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/8320


    题名: FPGA實現3780/2048/4096/8192快速傅立葉轉換處理器;FPGA Implementation of 3780/2048/4096/8192Fast Fourier Transform Processor
    作者: 彭唯敦;Wei-dun Peng
    贡献者: 通訊工程研究所
    关键词: 快速傅立葉轉換;正交分頻多工系統;Winograd傅立葉轉換演算法;座標軸數位旋轉計算器;Winograd;CORDIC;FFT;OFDM
    日期: 2009-07-07
    上传时间: 2009-09-22 11:23:03 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 近年來正交分頻多工(OFDM)系統被廣泛的應用在各式無線通訊系統上,主要其優點為有效對抗符元間干擾(Inter-Symbol Interference)與頻率選擇性衰減的影響。其中快速傅立葉轉換(FFT)處理器為實現正交分頻多工系統的核心,因此在本論文中,將設計與實現一個低複雜度及高效率並可適用於多種OFDM標準系統之快速傅立葉轉換處理器,由於不同正交分頻多工的系統具有相似的硬體架構,藉由增加些許硬體以提高此FFT處理器之利用性。在演算法上,採用Radix-22與Winograd Fourier Transform Algorithm (WFTA) 演算法為基礎且使用單一路徑延遲回授(SDF)之管線架構實現。另外,旋轉因子(Twiddle Factor)的乘法以座標軸數位旋轉計算器(CORDIC)取代複數乘法器。架構中所需用到之記憶體以FPGA內部記憶體(Block Memory)來實現,達到節省硬體資源的目的。最後透過Xilinx Virtex-4 XC4VLX160來實現3780、8192、4096、2048點的快速傅立葉轉換處理器。 In now days, Orthogonal Frequency Division Multiplexing, (OFDM) has been widely adapted in wireless communication to effectively overcome the Inter-Symbol Interference and Frequency Selective Fading Fast Fourier Transform (FFT) is the core technique in achieves Orthogonal Frequency Division Multiplexing, OFDM. In this thesis, we designed and created a low-complex and high performance FFT which can suitable in multiple OFDM standard systems. Due to different OFDM system has similar hardware framework, by raise up hardware to increase utilization of FFT. We adapt Radix-22 and Winograd Fourier Transform Algorithm as foundation and use Single-Path Delay Feedback (SDF) of pipeline-based architecture. Using CORDIC of Twiddle Factor to replace complex multiplexer. Hence, we try to attain decease hardware workload by introducing FPGA Block Memory. Finally, thru Xilinx Virtex-4 XCVLX160 to accomplish 3780、8192、4096、2048 Fast Fourier Transform.
    显示于类别:[通訊工程研究所] 博碩士論文

    文件中的档案:

    档案 大小格式浏览次数


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明