中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/8948
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 66984/66984 (100%)
造访人次 : 22695992      在线人数 : 376
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/8948


    题名: 低雜訊輸出緩衝器設計及USB2實體層的時脈回復器製作
    作者: 邱瑞德;Ran-De Cho
    贡献者: 電機工程研究所
    关键词: 低雜訊;輸出緩衝器;時脈回復器;同時性邏輯轉換雜訊;usb2;output buffer;clock recovery;Simultaneous Switching Noise
    日期: 2000-06-16
    上传时间: 2009-09-22 11:38:11 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 高速I/O是決定電子裝置間能否成功傳送資料的一個重要因素。這篇論文主要討論了兩個相關I/O的主題。首先討論有關同時性邏輯轉換雜訊(Simultaneous Switching Noise),是高速數位電路中最主要的雜訊之一。我們先對同時性邏輯轉換雜訊做一概略性的介紹。接下來提出一個不但可以降低同時性邏輯轉換雜訊與電路輸出振盪問題而且還能維持驅動能力的低雜訊輸出緩衝器。並以UMC 0.35um 1P5M的數位製程,來實際驗證理論分析及輸出級電路設計技巧。經由晶片量測的結果,我們在電路輸出震盪及同時性邏輯轉換雜訊上可以分別降低60%及70%。另外,我們也提出了一套特性化流程來估算SSO(Simultaneous Switching Outputs)所需的電源/接地對的個數及其所額外增加的延遲時間。 其次我們提出一個新的全數位式時脈回復器的架構,並利用USB2的高速規格(480Mb/s)來驗證。USB2為一個新的電腦週邊萬用匯流排的規格,而USB2中的實體層製作主要包涵了接發端和時脈回復器,製作一個全數位式、低功率損耗和小面積時脈回復器是USB2中相當重要的一環。而我們除了提出這個時脈回復器之外,同時也提出了整個USB2實體層的製作架構。 High speed I/O is the key component to successfully transmit data between electronic devices. There are two research topics in this thesis. First we focus on the overview of simultaneous switching noise (SSN). We will propose an output buffer for reducing SSN, output signal ringing and maintain DC current capability. Also we provide a program to estimate power pads for SSO. Second, a clock recovery architecture and circuit is proposed for Universal Serial Bus 2 (USB2) high-speed mode (480M bits per second). USB2 is a new serial bus standard for the peripheral of PC today. The physical layer of USB2 consists of a transceiver and the clock recovery (CR). For USB2 high-speed 480M bits per second, it is important to design an all digital, low power, small area clock recovery. In this thesis, we propose an overall architecture of USB2 physical layer. We also propose a new all digital clock recovery for USB2 physical layer. However, it consume only when working at 480M bit per second.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 大小格式浏览次数
    0KbUnknown786检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈  - 隱私權政策聲明