English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 64745/64745 (100%)
造訪人次 : 20439938      線上人數 : 314
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9074


    題名: 匯流排上的時間延遲及交談失真的偵錯設計技巧;A Design for Diagnosis technique for the Delay and Crosstalk Measurement of On-chip Bus
    作者: 陳耿男;Gan-Nan Chen
    貢獻者: 電機工程研究所
    關鍵詞: 交談失真;匯流排;時基異變;可偵錯設計技巧;時間延遲;crosstalk;bus;jitter;design for diagnosis;delay
    日期: 2000-06-12
    上傳時間: 2009-09-22 11:40:36 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 篇論文主要是對晶片上匯流排提出的可偵錯技術(Design for Diagnosis-DFD)。這個技術重要的特點之一就是使用數位的方法來對晶片上匯流排作時間延遲及交談失真的測試和偵錯。數位時間延遲量測模組(Digital Delay Measurement Module-DMM)可用來處理時間延遲的量測。它計數相位偵測器輸出的工作週期(Duty Cycle)來決定時間的延遲。這工作周期是測試信號和延遲信號互斥。至於偵錯組態可用來決定是匯流排上的驅動器、接收器、或是連接線線發生錯誤。交談失真雜訊的量測可用來對此種現象作進一步的分析。最後,設計一顆全客戶製作(Full custom design)的晶片來對上述的各種功能作驗証及模擬。 This paper is about a design for diagnosis (DFD) technique for the on-chip bus wires. It uses digital method to measure the delay and crosstalk for the testing and diagnosis of on-chip bus wires. For the delay measurement, the digital delay measurement module (DMM) counts the duty cy-cle of the phase detector (PD) output, which is the exclusive-or of the test signal and the delayed sig-nal, to determine the delay. The diagnosis con-figuration can use to identity whether the drivers, receivers, or wires are in fault. The crosstalk noise measurement can be used to analysis the phenomenon. Finally, a full custom chip design is implemented to verify and simulate the above functions
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數
    0KbUnknown560檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋  - 隱私權政策聲明