中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9235
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 70588/70588 (100%)
造访人次 : 23100727      在线人数 : 412
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9235


    题名: 適用於GHz頻段頻率合成器之CMOS電路技術;CMOS Circuit Techniques for Multi-GHz Frequency Synthesis Application
    作者: 洪英真;Ying-Jen Hong
    贡献者: 電機工程研究所
    关键词: 壓控振盪器;除頻器;倍頻器;VCO;frequency divider;frequency doubler
    日期: 2001-08-01
    上传时间: 2009-09-22 11:43:41 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 近年來無線通訊產業快速發展,關鍵技術日趨成熟,但是射頻無線積體電路的成本仍然偏高,為了降低製作成本及整合數位、類比電路,採用低價格的CMOS製程做設計,已是未來的趨勢。射頻無線通訊的收發端中,頻率合成器是提供載波的重要架構,若採用CMOS製程做設計,仍有許多困難須克服,所以我們嘗試以不同的系統架構及電路來解決此一問題。 在此論文中我們使用TSMC CMOS 0.35μm製程,設計一個適用於Multi-GHz頻率合成器中所使用的壓控振盪器 (Voltage - controlled oscillator)、倍頻器(Frequency doubler)及除頻器(Divider)的電路設計。在晶片設計上,系統工作電壓為2V,壓控振盪器工作頻率為2.5GHz,相位雜訊為-109dBc,功率消耗為20mW;倍頻器工作頻率為5 GHz,相位雜訊為-97dBc,功率消耗為4mW。在除頻器部份,採用CMOS 0.25μm製程設計,我們提出一個全新架構高速低功率除頻器,經過模擬後可操作的頻率可達19 GHz,並且適用於各種除數,包括奇數及偶數,功率消耗低於4.5mW。此論文解決了目前高速頻率合成器所遇到的一些瓶頸,使CMOS製程更適用於射頻無線通訊系統收發端,加速在高頻下數位及類比電路之整 Frequency synthesizer is the important component of the carrier in RF wireless architecture. But at Multi-GHz , PLLs still have many issue to be overcame. In this thesis, we implement a VCO(voltage-controlled oscillator), frequency doublers and frequency dividers applying for Multi-GHz frequency synthesizers in TSMC 0.35 μm 1P4M CMOS technology. In the chip, supply voltage is 2V and VCO phase noise is —109dBc/Hz at 5MHz offset with 4 quadrature phasors for 2.5GHz, and the power consumption is 20mW. The phase noise of the frequency doubler is —97dBc/Hz at 5MHz offset for 5GHz, and the power consumption is only 4mW. The central frequency of the divider is 4GHz and locking rang is about 300MHz. The novel high frequency and low power consumption dividers are implemented in CMOS 0.25μm technology. The operating frequency of the dividers is at 19GHz by simulation with RF Model. The divisor of the dividers can be odd or even, and power consumptions are below 4.5mW. The thesis overcomes some difficulties of the high frequency synthesizer applying for RF wireless transceiver structure.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 大小格式浏览次数


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回馈  - 隱私權政策聲明