博碩士論文 102521014 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:74 、訪客IP:3.22.240.53
姓名 陳建宇(Jian-Yu Chen)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 基於迴歸分析之類比電路行為模型自動產生器
(Regression-Based Behavioral Model Generator for Analog Circuit Blocks)
相關論文
★ 運算放大器之自動化設計流程及行為模型研究★ 高速序列傳輸之量測技術
★ 使用低增益寬頻率調整範圍壓控震盪器 之1.25-GHz八相位鎖相迴路★ 類神經網路應用於高階功率模型之研究
★ 使用SystemC語言建立IEEE 802.3 MAC 行為模組之研究★ 以回填法建立鎖相迴路之行為模型的研究
★ 高速傳輸連結網路的分析和模擬★ 一個以取樣方式提供可程式化邏輯陣列功能除錯所需之完全觀察度的方法
★ 抑制同步切換雜訊之高速傳輸器★ 以行為模型建立鎖相迴路之非理想現象的研究
★ 遞迴式類神經網路應用於序向電路之高階功率模型的研究★ 用於命題驗証方式的除錯協助技術之研究
★ Verilog-A語言的涵蓋率量測之研究★ 利用類神經模型來估計電源線的電流波形之研究
★ 5.2GHz CMOS射頻接收器前端電路設計★ 適用於OC-192收發機之頻率合成器和時脈與資料回復電路
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 加速類比與數位混合訊號模擬的時間是現在單晶片系統設計設計驗證中很重要的一環,針對特定電路以硬體描述語言的方式對特定電路建立其行為模型,是一種有效率的混合訊號系統驗證方式,在本論文中我們希望能針對任意的電路發展一套自動建立行為模型方法,因為整個電路行為過於複雜,我們將設計的層級從電晶體層級拉到行為階層,透過將電路分割成小區塊,使其行為簡單化,並且使用迴歸分析的技巧將雜散的電路資訊公式化,以降低驗證流程的複雜度並且達到加速電路模擬的效果,由幾個電路上的實驗結果來看,我們確實能夠建構出對應的電路行為模型,並維持一定的準確度
摘要(英) Speeding up analog and mixed signal simulation is important in SoC design verification. Modeling circuit blocks by hardware description language for specific circuits and building their behavioral models is an efficient verification approach for AMS systems. In this thesis, we focus on the automatic generation of a behavioral model for arbitrary circuit netlist. By separating the circuit into several building blocks, the complexity of circuit behavior is reduced such that its behavioral model can be built by regression-based approach.
With those behavioral models, the verification complexity and the simulation time can be reduced significantly. As shown in the experimental results on several circuits, the proposed approach is able to generate the corresponding behavioral models automatically with good accuracy.
關鍵字(中) ★ 行為模型
★ 迴歸
關鍵字(英) ★ Behavioral Model
★ Regression
論文目次 摘要 v
abstract vi
目錄 vii
圖目錄 x
第一章、緒論 1
1- 1 研究動機 1
1- 2 行為模式(Behavioral Modeling) 4
1- 3 論文結構 7
第二章、背景知識 9
2- 1 宏模型簡介(Macromodel) 9
2- 2 符號函式方法(Symbolic Approach) 11
2- 3 演算式方法(Algorithmic Approach) 13
2-3-1 片段線性估算法(Piecewise Approximation Methods) 17
2- 4 迴歸分析 (Regression Analysis) 19
第三章、行為模型產生器 22
3- 1 行為模型產生器流程 22
3- 2 二階段架構分析(Two-stage Structure Analysis) 23
3-2-1 數位架構分析(digital Circuit Structure Analysis) 25
3-2-2 類比架構分析(Analog Circuit Structure Analysis) 29
3-2-3 優勢圖(Dominance Graph) 33
3- 3 定義構件之模型迴歸公式 35
3- 4 時間資訊模型(Timing Information Model) 39
第四章、階層式模型產生 41
4- 1 架構分析結果 41
4- 2 行為模型模擬結果 43
第五章、未來目標 49
第六章、參考文獻 50
參考文獻 [1] http://www.cadence.com/eu/Documents/MicrosoftPowerPoint-ToT2013openend.pdf
[2] https://verificationacademy.com/verification-horizons/october-2012-volume-8-issue-3/improving-analog-mixed-signal-verification-productivity
[3] G. Richard, “Analog/Mixed-Signal Behavioral Modeling – When to Use What”, Cadence Design Communities, February 2011.
[4] R.A Rutenbar; G.G.E. Gielen; J Roychowdhury, “Hierarchical Modeling, Optimization, and Synthesis for System-Level Analog and RF Designs”, Proceedings of the IEEE, pages 640-669, march 2007.
[5] C. Borchers, “Symbolic behavioral model generation of nonlinear analog circuits”, IEEE Transctions on Circuits and Systems , pages. 1362- 1371, Ocotober 1998.
[6] P. Wambacq, F. Fernández, G. Gielen, W. Sansen, and A. Rodríguez-Vázquez, “Efficient symbolic computation of approximated small-signal characteristics” IEEE Journal. Solid-State Circuits, vol. 30, pages. 327–330, Mar 1995.
[7] C.-J.Richer. ; Shi., “Canonical symbolic analysis of large analog circuits with determinant decision diagrams”, IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, pages. 1-18, January 2000
[8] L. T. Pillage and R. A. Rohrer, “Asymptotic waveform evaluation for timing analysis”, IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, vol. 9, pages. 352–366, April 1990.
[9] J.-R. Li and J. White, “Efficient model reduction of interconnect via approximate system gramians”, IEEE Transacitons on Computer-Aided Design of Integrated Circuit and Systems , pages. 380–383, November 1999.
[10] K. Gallivan, “Asymptotic waveform evaluation via a Lanczos method”, Pergamon, pages 75-80, April 1944
[11] F. Mourad, T-C. Esteban, C-L. Rafael. et.al, “Analog/RF and Mixed-Signal Circuit Systematic Design”, Rafael, 2013, ISBN 978-3-642-36329-0
[12] M. Rewienski and J. White, “A trajectory piecewise-linear approach to model order reduction and fast simulation of nonlinear circuits and micromachined devices”, IEEE Transacitons on Computer-Aided Design of Integrated Circuit and Systems, Nov 2001.
[13] http://www.analog.com/static/imported-files/tech_docs/dsp_book_Ch15.pdf
[14] Michael Eick., “Structure and Signal Path Analysis for Analog and Digital Circuits”, TUM, Dep. EE&IT (ISBN 978-3-8349-1114-6)
[15] 王綉文, “適用於混合訊號設計的自動化電路區塊降為模型產生器”, 中央大學碩士論文, July 2014
[16] T. Massier, “The Sizing Rules Method for CMOS and Bipolar Analog Integrated Circuit Synthesis”, IEEE Computer-Aid Design of Integrated Circuit and Systems, December 2008
[17] Yu-Ching Liao et.al, “LASER: layout-aware analog synthesis environment on laker”, Great lakes symposium on VLSI (GLSVLSI), May 2013.
[18] https://en.wikipedia.org/wiki/MOSFET
[19] CIC 國家晶片系統設計中心, “Hspice Tutorial”
指導教授 劉建男(Chien-Nan Liu) 審核日期 2015-8-19
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明