English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78937/78937 (100%)
造訪人次 : 39613829      線上人數 : 188
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10092


    題名: 應用於10Gbps晶片系統傳輸鏈之低抖動自我校準鎖相迴路設計;Design of Low Jitter Self-Calibration PLL for 10Gbps SoC Transmission Links Application
    作者: 蔡玉章;Yu-Chang Tsai
    貢獻者: 電機工程研究所
    關鍵詞: 多頻帶電壓控制振盪器;鎖相迴路;自我校準;低抖動;low jitter;Multi-Band VCO;Self-Calibration;PLL
    日期: 2007-07-04
    上傳時間: 2009-09-22 12:06:24 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在最近幾年由於網路和電腦運算速度的快速發展下,電子業興起了一股朝向資料傳輸和高速串列資料通訊研究的潮流。從PCI 1.0演進至目前的PCI- Express,正說明了在高資料量傳輸時的傳統平行介面技術逐漸變成由串列傳輸的介面技術所取代。在本論文中實現了一個低抖動的自我校準鎖相迴路並應用於10Gbps晶片系統傳輸鏈,此鎖相迴路用來提供時脈訊號給serializer、deserializer等電路,來做為晶片內部時脈同步的訊號。 本論文提出之低抖動自我校準鎖相迴路可以產生2.5GHz八個相位的輸出頻率,並且提供給整個系統所需的時脈訊號,且此鎖相迴路使用自我校準的機制,因此鎖相迴路可以在製程、電壓或溫度的飄移下都鎖定在2.5GHz的頻率,並且使用多頻帶的電壓控制振盪器來降低其KVCO,因此也降低雜訊對電壓控制振盪器的影響。本晶片以TSMC 0.13um 1P8M CMOS製程來實現,工作電壓為1.2V且當鎖相迴路的輸出頻率為2.5GHz時,其功率消耗為21mW。當此提出的鎖相迴路輸入時脈訊號抖動為20ps(p-p)時,其輸出最大時脈抖動為18.55ps(p-p)。當晶片包含I/O pad時,晶片總面積為0.7mm^2,而核心部分的面積為0.08mm^2。 Under the development of the network and computer operated speed in recent years, a trend of data transmission and studying at high-speed serial communication is growing. It is pointed out that the high-speed serial link interface is replacing gradually the conventional parallel bus interface in the large data transmission by the development of PCI bus from PCI 1.0 PCI-Express. The thesis is implemented a low jitter Self-Calibration PLL for 10Gbps SoC transmission links application. The PLL provides clock signal for serializer and deserializer. It provides synchronous clock for the 10Gbps SoC transmission links. The thesis proposed Self-Calibration PLL generates 2.5GHz 8-phase output frequency. It provides the clock signal for the system. The PLL use Self-Calibration technique thus it can lock at 2.5GHz output frequency for process, voltage and temperature variations. And it use Multi-Band VCO to degrade the KVCO. So it degrades the noise effect of the VCO. The test chip is implemented in TSMC 0.13um 1P8M CMOS technology. It works at power supply 1.2V with 21mW power consumption, and the PLL output frequency is 2.5GHz. The maximum output jitter is 18.55ps(p-p) with input clock jitter 20ps(p-p) of the proposed PLL. The total chip area is 0.7mm^2 with I/O pads, and the core area is 0.08mm^2.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明