English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78852/78852 (100%)
造訪人次 : 38467588      線上人數 : 2999
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/25254


    題名: 構裝計畫-設計-多晶片模組接線之自我測試模組;Design and Implement a BIST Module for MCM Interconnects
    作者: 蘇朝琴
    貢獻者: 電機工程學系
    關鍵詞: 多晶片模組;自我測試;接線測試;構裝計畫;邊界掃描;Multi-chip module;Built-in self test;Interconnect testing;Packaging;Boundary scan;電子電機工程類
    日期: 1993-07-01
    上傳時間: 2010-05-28 10:26:02 (UTC+8)
    出版者: 行政院國家科學委員會
    摘要: 在本計畫中我們提出一個基於邊界掃描(Boundary Scan)的多晶片模組(MCM)接線自我測試方法.不同於 傳統接線的測試方法,其必先預知接線的方式,再 測試接線方式與標準接線之差異.本法檢查接線 的可行性.在此輸入端空接及輸出端短路均視為 不被認可之接線方式.因此本法並不需預知接線 的方式,而可以應用於任何一個基於邊界掃描的 多晶片模組.本方法可以偵測任何單一空接或短路,然而由於 錯誤的掩蓋(Fault Masking),多重錯誤可能無法偵測 到.為此我們將利用統計的方法來評估本方法的 成效.在設計MCM-BIST硬體電路時,我們將著重於測試長度 之縮短及硬體面積之減少.測試長度之縮減有賴 適合之接線表示模式,而硬體之減少則是結構設 計重大的考驗.研究期間:8108 ~ 8207
    關聯: 財團法人國家實驗研究院科技政策研究與資訊中心
    顯示於類別:[電機工程學系] 研究計畫

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML637檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明