English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41246768      線上人數 : 543
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/87029


    題名: 以ADC與FPGA實現5G通訊高速訊號擷取系統之開發
    作者: 王又霆;Wang, Yu-Ting
    貢獻者: 機械工程學系
    關鍵詞: 高速擷取系統;FPGA;ADC;5G
    日期: 2021-10-22
    上傳時間: 2021-12-07 13:48:51 (UTC+8)
    出版者: 國立中央大學
    摘要: 本論文提出為了善用5G網路速度而自行開發之高速擷取系統,使用Digilent公司之開發板上類比數位訊號轉換器(Analog-to-digital converter, ADC)與現場可程式化邏輯閘陣列(Field Programmable Gate Array, FPGA)作為核心處理器,撰寫內部VHDL程式後進行燒錄,最後使用C語言進行開發應用程式,並搭配第五代行動通訊技術(5th generation mobile networks, 5G)內網進行資料之傳輸,從感測器接受資訊後ADC進行轉換並由FPGA進行暫存與排序,最後連接內網路由器進行聯網,傳輸資料至終端伺服器。;This paper proposes a self-developed high-speed acquisition system to make good use of the 5G network speed, using Digilent’s development board analog-to-digital converter (ADC) and field-programmable logic gate array ( Field Programmable Gate Array (FPGA) is used as the core processor. After writing the internal VHDL program, it is burned. Finally, the C language is used to develop the application program, and it is used with the fifth-generation mobile networks (5th generation mobile networks, 5G) intranet for data. For transmission, after receiving the information from the sensor, the ADC performs the conversion, and the FPGA performs temporary storage and sorting. Finally, it is connected to the intranet router for networking, and the data is transmitted to the terminal server.
    顯示於類別:[機械工程研究所] 博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML95檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明