English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41264211 線上人數 : 637
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUIR
資訊電機學院
電機工程學系
--研究計畫
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUIR
‧
管理
NCU Institutional Repository
>
資訊電機學院
>
電機工程學系
>
研究計畫
>
Item 987654321/91480
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
資料載入中.....
資料載入中.....
請使用永久網址來引用或連結此文件:
http://ir.lib.ncu.edu.tw/handle/987654321/91480
題名:
運算記憶體之測試與可靠性增強技術-子計畫三:運算記憶體之老化偵測、緩解策略與自動化技術
;
Aging Detection&Mitigation Strategies and Automation Techniques for Computing-In-Memories
作者:
陳聿廣
貢獻者:
國立中央大學電機工程學系
關鍵詞:
運算記憶體
;
老化偵測及緩解
;
設計空間探索
;
自動化工具開發
;
運算記憶體編譯器設計
;
Computing-In-Memory(CIM)
;
Aging detection and tolerance
;
Design Space Exploration(DSE)
;
EDA tool developing
;
memory compiler for CIM
日期:
2023-07-17
上傳時間:
2024-09-18 14:56:33 (UTC+8)
出版者:
國家科學及技術委員會
摘要:
本計畫針對「運算記憶體」這一在AI世代備受矚目的新興領域進行研究,並就運算記憶體電路遭受老化現象而導致的可靠度及壽命下降問題進行解決,預期針對不同的運算記憶體電路提出適切的老化偵測及緩解策略,同時開發設計空間探索方法及自動化工具,以優化運算記憶體電路的可靠度及壽命。本計畫所發展之技術將是使運算記憶體能商品化及量產不可或缺的關鍵技術,同時總計畫規劃研發的運算記憶體編譯器,亦將成為採用運算記憶體的AI加速器設計中,不可或缺的重要工具。本計畫配合政府發展半導體領域之政策,除了有利於前瞻性高科技的人才培養與訓練,所開發技術與專利具有技術領先的優勢,將有助於提升台灣在運算記憶體設計的關鍵技術研發。
關聯:
財團法人國家實驗研究院科技政策研究與資訊中心
顯示於類別:
[電機工程學系] 研究計畫
文件中的檔案:
檔案
描述
大小
格式
瀏覽次數
index.html
0Kb
HTML
7
檢視/開啟
在NCUIR中所有的資料項目都受到原著作權保護.
社群 sharing
::: Copyright National Central University. | 國立中央大學圖書館版權所有 |
收藏本站
|
設為首頁
| 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
隱私權政策聲明