中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/95846
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 41143718      在线人数 : 207
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/95846


    题名: 使用100-nm GaAs pHEMT 與 90-nm CMOS 製程之 Q 頻段功率放大器與全通相位偏移器;Q-Band Power Ampli fiers and All-Pass Phase Shifters in 100-nm GaAs pHEMT and 90-nm CMOS Technologies
    作者: 黃紹傑;Huang, Shao-Jie
    贡献者: 電機工程學系
    关键词: 相位偏移器;功率放大器;Q頻段;CMOS;GaAs;全通網路
    日期: 2024-08-15
    上传时间: 2024-10-09 17:19:55 (UTC+8)
    出版者: 國立中央大學
    摘要: 毫米波頻段中的 Q 頻段(33 -50.5 GHz)因其具有較大的頻寬、
    更快的傳輸速率以及更短的延遲,近年來被廣泛應用於氣象雷達、第
    五代行動通訊(5G)以及新興的衛星網際網路等領域。在這些應用
    中,相位陣列和放大器在收發機架構中起著關鍵作用。其中,相位偏
    移器在相位陣列中扮演著至關重要的角色,通過提供可調變的相位差
    給相位陣列中的天線,來改變相位陣列發射與接收的方向,從而實現
    精確的波束控制和靈活的通信操作。
    在第二章中。我們使用 TSMC 90-nm CMOS 製程,實現一Q 頻
    段全差動式六位元被動式相位偏移器(中心頻設計在38 GHz)。
    此電路的數位式相移級和類比式相移級都是使用傳輸線基準全
    通網路來實現,兩級透過中心頻率不同的傳輸線基全通網路的
    架構串接而成,使電路可以實現寬頻的效果。而 45◦ 以下的相移
    量,22.5◦、11.5◦、5.625◦ 則是採類比式的相移器來實現,並搭配 3-bit
    的 DPOT(digital potentiometer),讓類比式相移器透過數位的方式
    來控制,由給定的電壓範圍來讓 MOS varactor 組成的類比式相移器
    達到我們想要的相移量。雖然類比式相移器的線性度會較差,但能透
    過一級的類比式相移器取代三級的數位相移器,來使植入損耗降低,
    最後為了實現360◦ 的相移器,所以最後180◦ 的相移量可以採用一對
    SPDT(single pole double throw)的開關架構來實現,此架構不僅能
    減少電路面積及植入損耗,還能達到寬頻的效果。
    在第三章中。為探討 Q 頻段砷化鎵全通網路的相位偏移器的設
    計。該電路為使用 WIN 100-nm GaAs pHEMT 製程實現,利用全通
    網路的架構,透過傳輸線的方式搭配二極體會隨著電壓變化,而造成的容值變化來達到不同的相移量。此電路將以單級相位偏移器實現
    60◦ 的相移量,並串接成 3-stage 的相位偏移器來達到 180◦ 以上的相
    移量。
    在第四章中。為探討 Q 頻段砷化鎵功率放大器的設計。該電路
    採用單級共源放大器的架構,使用這一基本架構的目的是透過此次下
    線經驗來測試此製程對電路性能的極限,以及檢驗設計流程和模擬
    方法的有效性。此電路是利用 WIN 100-nm GaAs pHEMT 製程實現
    的,分別是電晶體尺寸的指狀為 8 finger,UGW (unit gate width) 為
    50 μm,而 layout option 為 4n 和 8n 兩種。阻抗匹配採用兩種方式,
    一種是為了避免每次製程變異可能帶來的影響,而採用傳輸線來進行
    阻抗匹配;一種為了使面積更小而使用集總元件LC 和傳輸線來進行匹
    配。此外,我們還採用了 RC 並聯的方式串聯在電晶體的閘極端,以
    確保電路在操作頻段內的穩定性;在低頻部分,我們則使用bypass 電
    容來穩定電路。
    本文探討了毫米波頻段中 Q 頻段(33 -50.5 GHz)相位陣列系
    統中相位偏移器和放大器的設計。研究中,我們使用 TSMC 90-nm
    CMOS 製程和 WIN-100 nm GaAs pHEMT 製程,分別實現了全差動
    式六位元被動式相位偏移器和高效能的功率放大器。這些元件在高頻
    應用中展現了卓越的性能,有效提高了信號的增益和穩定性。;The Q-band (33- 50.5 GHz) in the millimeter-wave spectrum has
    been widely applied in recent years due to its large bandwidth, faster
    transmission rates, and lower latency. Applications of the Q-band include
    weather radar, fth-generation (5G) mobile communications, and
    emerging satellite internet. In these applications, phased arrays and amplifiers play critical roles in transceiver architectures. The phase shifter
    is particularly crucial in phased arrays, providing adjustable phase differences
    to the antennas within the array, thereby altering the transmission
    and reception directions for precise beam control and exible
    communication operations.
    In Chapter 2, we implemented a fully di erential 6-bit passive phase
    shifter for the Q-band (center frequency designed at 38 GHz) using
    TSMC 90-nm CMOS technology. Both the analog and digital phase
    shifting stages of this circuit are realized using transmission line-based
    all-pass networks. These stages are cascaded with di erent center frequencies,
    enabling broadband performance. Phase shifts below 45◦, including
    22.5◦, 11.5◦, and 5.625◦, are achieved with analog phase shifters,
    controlled digitally by a 3-bit digital potentiometer (DPOT). The analog
    phase shifter utilizes MOS varactors to achieve the desired phase shift
    within a speci ed voltage range. Despite the poorer linearity of analog
    phase shifters, a single-stage analog phase shifter can replace three
    stages of digital phase shifters, reducing insertion loss. To achieve 360◦
    phase shift, a pair of single-pole double-throw (SPDT) switches is used for the fi nal 180◦ phase shift. This design minimizes circuit area and
    insertion loss while maintaining broadband performance.
    Chapter 3 explores the design of a Q-band GaAs all-pass network
    phase shifter. Implemented using WIN 100-nm GaAs pHEMT technology,
    this circuit achieves variable phase shifts through transmission lines
    and diodes whose capacitance varies with voltage. A single-stage phase
    shifter achieves a 60◦ phase shift, and a 3-stage con guration achieves
    phase shifts above 180◦.
    In Chapter 4, we investigate the design of a Q-band GaAs power
    amplifi er. Using a single-stage common-source amplifi er architecture,
    this circuit aims to test the process limits and validate design and simulation
    methodologies through practical implementation. The ampli fier,
    realized with WIN 100-nm GaAs pHEMT technology, features an 8-
    nger transistor with a unit gate width (UGW) of 50 μm and layout
    options of 4n and 8n. Impedance matching is achieved through transmission
    lines to mitigate process variations and through lumped LC
    components and transmission lines to minimize area. Additionally, RC
    parallel networks are used at the transistor gates for stability within
    the operating frequency band, and bypass capacitors are employed to
    stabilize the circuit at low frequencies.
    This study explores the design and performance optimization of
    phase shifters and amplifi ers in Q-band phased array systems using
    TSMC 90-nm CMOS and WIN 100-nm GaAs pHEMT technologies.
    These components demonstrate excellent performance in high-frequency
    applications, e ectively enhancing signal gain and stability.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML26检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明