博碩士論文 92521031 完整後設資料紀錄

DC 欄位 語言
DC.contributor電機工程學系zh_TW
DC.creator余美儷zh_TW
DC.creatorMei-Li Yuen_US
dc.date.accessioned2006-1-18T07:39:07Z
dc.date.available2006-1-18T07:39:07Z
dc.date.issued2006
dc.identifier.urihttp://ir.lib.ncu.edu.tw:88/thesis/view_etd.asp?URN=92521031
dc.contributor.department電機工程學系zh_TW
DC.description國立中央大學zh_TW
DC.descriptionNational Central Universityen_US
dc.description.abstract由於可攜式電子產品的需求量增加以及其要求的效能提升,因此設計低功率消耗已成為積體電路設計重要理念。隨製程由微米進入奈米時代,觀察其漏電流對功率消耗之影響趨勢。利用結合準位轉換器與雙緣觸發正反器和應用雙臨界電壓元件之技巧,我們提出一個新的低功率正反器以及控制漏電流之設計。本論文中,我們提出一個新型且超低功率正反器,其功率消耗與其他的正反器相比至少降低了27%。並將其應用在管線式系統中,得以有效降低功率消耗。低功率正反器之模擬與量測結果是使用台積電0.13 微米1P8M CMOS 製程完成,最後我們以量測時序及模擬電流之結果為依據,證明我們提出的電路為低功率、高可靠 度之設計。 針對未來高速度、低面積、低功率、低雜訊之電路性能要求,我們實現晶片內可量測時脈儲存元件之精確延遲時間特性、功率消耗以及製造與估計內部電壓源抖動量值之電路設計。此架構具有4.3ps 的時間特性解析度及控制0.05V 之電壓源抖動雜訊,將此量測電路實現於聯電0.13 微米1P8M CMOS 製程,藉此證明我們提出的方法,能夠量測晶片內時脈儲存元件精準之時間特性、實際功率消耗以及估計電壓源抖動雜訊量值。zh_TW
DC.subject漏電流控制zh_TW
DC.subject低功率雙緣觸發正反器zh_TW
DC.subject量測電路zh_TW
DC.subjectleakage controlen_US
DC.subjectlow power double edge triggered DFFen_US
DC.subjecttest circuiten_US
DC.title低能量時脈儲存元件之分析、設計與量測zh_TW
dc.language.isozh-TWzh-TW
DC.titleAnalysis, Design and Measurement of Low-Energy Clocked Storage Elementsen_US
DC.type博碩士論文zh_TW
DC.typethesisen_US
DC.publisherNational Central Universityen_US

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明