博碩士論文 92523045 完整後設資料紀錄

DC 欄位 語言
DC.contributor通訊工程學系zh_TW
DC.creator郭哲均zh_TW
DC.creatorche-chun kuoen_US
dc.date.accessioned2005-6-22T07:39:07Z
dc.date.available2005-6-22T07:39:07Z
dc.date.issued2005
dc.identifier.urihttp://ir.lib.ncu.edu.tw:88/thesis/view_etd.asp?URN=92523045
dc.contributor.department通訊工程學系zh_TW
DC.description國立中央大學zh_TW
DC.descriptionNational Central Universityen_US
dc.description.abstract本論文成功利用覆晶式封裝技術(Flip Chip)成功研發出覆晶式微波積體電路( Flip Chip Microwave Integrated Circuit),所設計的電路中有20GHz 放大器 13.2GHz 振盪器,其放大器模擬約在20GHz有14dB的增益,量測增益為10dB,其振盪器模擬的頻譜在13.2GHz有10dBm的振盪功率,其量測大約漂到10GHz有0dBm的振盪功率。 本論文又提供了30GHz全新縮小型低通濾波器(1.49mm x 1.6mm),大大改善歩階式阻抗低通濾波器(Step Impedance)耗費大量面積(2.35mm x 1.6mm),並且有更好的電路特性其縮小型S21於40GHz為-31dB傳統歩階式S21於40GHz為-22dB。 在30GHz帶通濾波器我們提供了一個較為窄頻5GHz頻寬的,以及一個基本型和其對照ACPS(Asymmetric Coplanar Striplines),縮小面積佈局的帶通濾波器 我們還研發主動電路的實現,利用CPW設計28GHz低雜訊放大器31GHz功率放大器,其增益模擬18dB於28GHz NF2.4dB,實際量測 16dB於26GHz NF3dB CPW設計的功率放大器其模擬增益18dB於31GHz,Pae於1dB 23%,Pout 20dBm,實際量測增益15dB於31GHz,Pout19dBm,Pae於1dB 20%zh_TW
DC.subject共平面波導濾波器zh_TW
DC.subject毫米波積體電路zh_TW
DC.subject覆晶封裝zh_TW
DC.subjectCPW filtersen_US
DC.subjectMMICen_US
DC.subjectFlipChipen_US
DC.title覆晶技術應用於毫米波積體電路zh_TW
dc.language.isozh-TWzh-TW
DC.type博碩士論文zh_TW
DC.typethesisen_US
DC.publisherNational Central Universityen_US

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明