博碩士論文 100521055 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:25 、訪客IP:3.145.69.239
姓名 姚閔欽(Min-Qin Yao)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 二維直角座標改良式矩形網格應用於環繞式閘極電晶體
(An Improved 2D Rectangular Mesh for Gate-All-Around MOSFET Analysis)
相關論文
★ 表面電漿共振效應於光奈米元件之數值研究★ 金氧半電容元件的暫態模擬之數值量測
★ 雙載子電晶體在一維和二維空間上模擬的比較★ 改善後的階層化不完全LU法及其在二維半導體元件模擬上的應用
★ 一維雙載子接面電晶體數值模擬之驗證及其在元件與電路混階模擬之應用★ 階層化不完全LU法及其在準靜態金氧半場效電晶體電容模擬上的應用
★ 探討分離式簡化電路模型在半導體元件模擬上的效益★ 撞擊游離的等效電路模型與其在半導體元件模擬上之應用
★ 二維半導體元件模擬的電流和電場分析★ 三維半導體元件模擬器之開發及SOI MOSFET特性分析
★ 元件分割法及其在二維互補式金氧半導體元件之模擬★ 含改良型L-ILU解法器及PDM電路表述之二維及三維元件數值模擬器之開發
★ 含費米積分之高效率載子解析模型及其在元件模擬上的應用★ 量子力學等效電路模型之建立及其對元件模擬之探討
★ 適用於二維及三維半導體元件模擬的可調變式元件切割法★ 整合式的混階模擬器之開發及其在振盪電路上的應用
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 本篇論文中,在探討與開發改良式矩形網格並且應用於環繞式閘極MOSFET模擬相關特性。為了探討其元件特性,我們運用基礎半導體理論波松方程式、電子連續方程式與電洞連續方程式,建構出矩形網格進行模擬。為了改善矩形網格模擬圓弧接面所產生鋸齒狀的非理想情況,而且僅用最簡單的直角座標去解決圓弧接面的問題,我們將矩形網格重新改良成三角形網格,開發出直角座標系下的三角形網格,用三角形網格做模擬,並比較三角形網格模擬出的結果是否有所改善。
摘要(英) This thesis explores and develops an improved rectangular mesh and applies it to the 2D simulation of surrounding gate MOSFET. We use Poisson’s equation, electron continuity equation and hole continuity equation to construct a rectangular mesh for 2D numerical simulation. In order to improve the ill-fitting rectangular mesh at the circular PN junction for 2D simulation, we separate each rectangular mesh into two triangular meshes. The improved rectangular mesh will be used to simulate the 2D surrounding gate MOSFET, and the new simulation result will be compared with the result from the original rectangular mesh.
關鍵字(中) ★ 環繞式閘極
★ 矩形網格
★ 三角形網格
★ 金氧半場效電晶體
關鍵字(英) ★ Gate-All-Around
★ Rectangular Mesh
★ Triangular mesh
★ MOSFET
論文目次 摘要 I
Abstract II
目錄 III
圖目錄 IV
表目錄 V
第一章 簡介 1
第二章 直角座標之矩形網格 3
2-1 矩形網格之定義 3
2-2 環繞式閘極 MOSFET 5
2-3 矩形網格應用於2D環繞式閘極MOSFET 7
第三章 直角座標之三角形網格 15
3-1 三角形網格之定義 15
3-2 三角形網格應用於2D環繞式閘極MOSFET 18
第四章 矩形網格與三角形網格之比較 27
4-1 半徑與氧化層厚度對VTH之影響 27
4-2 矩形網格與三角形網格VTH之比較 33
4-3 不同網格大小之比較 34
第五章 結論 38
參考文獻 40
參考文獻 [1] H. IWAI, M. R. PINTO, C. S. RAFFERRY, J. E. ORISTIAN, R. W. DUTTON, “Velocity situation effect on short‐channel MOS transistor capacitance,” IEEE Transactions on Electron Devices, vol, EDL‐6, NO.3, 1985.
[2] P. P. Wang, “Device MOSFET’s,” IEEE Transactions on Electron Devices, vol ed‐25, no.7, 1978.
[3] D. A. Neamen, Semiconductor physics and devices, 3rd ed.: McGraw-Hill Companies, 2003.
[4] T. Saito, T. Saraya, T. Inukai, H. Majimi, T. Nangumo, T. Hiramoto, "Suppression of Short Channel Effect in Triangular Parallel Wire Channel MOSFETs," IEICE Trans. on Electronics, vol. E85-C, no. 5, pp. 1073-1078, 2002.
[5] J. Y. Song, W. Y. Choi, J. H. Park, J. D. Lee, and B.-G. Park, "Design Optimization of Gate-All-Around (GAA) MOSFETs," IEEE Trans. on Nanotechnology, vol. 5, no. 3, pp. 186-191, 2006.
[6] N. Singh, A. Agarwal, L. K. Bera, T. Y. Liow, R. Yang, S. C. Rustagi, C. H. Tung, R. Kumar, G. Q. Lo, N. Balasubramanian, and D.-L. Kwong, "High-Performance Fully Depleted Silicon Nanowire (Diameter ≤5 nm) Gate-All-Around CMOS Devices," IEEE Electron Device Letters, vol. 27, no. 5, pp. 383-386, 2006.
[7] D. K.Cheng, Field and wave electromagnetics, 2nd ed.: Addison-Wesley Publishing Company , Inc., 1989.
[8] A. Burenkov, J. Lorenz, "Corner Effect in Double and Triple Gate FinFETs," European Solid-State Device Research, pp. 135-138, 2003.
[9] S. M. Sze, Physics of Semiconductor Devices: John Wiley & Sons Inc., 2006.
指導教授 蔡曜聰(Yao-Tsung Tsai) 審核日期 2013-7-3
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明