博碩士論文 101521099 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:8 、訪客IP:3.231.228.109
姓名 曾俊傑(Jun-Jie Tzeng)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 具責任週期偵測器之電壓式直流對直流降壓轉換器
(A Voltage Mode DC-DC Buck Converter with Duty Cycle Detector)
相關論文
★ 一種應用於觸控液晶顯示器的新型嵌入式開關★ 多重相位之延遲鎖定迴路倍頻器設計與分析
★ 2.5Gbps串列收發器設計★ 具低抖動與可適應式頻寬之自我偏壓鎖相迴路設計
★ 應用於串列傳輸之2.5GB/s CMOS 超取樣資料回復電路★ 全數位任意責任週期之同步映射延遲電路
★ 全數位式互補金屬氧化半導自我取樣延遲線電路用於時脈抖動量測★ 500MHz,30個相位輸出之鎖相迴路應用於三倍超取樣時脈回復系統
★ 設計於90奈米製程輸出頻率為100MHz-1GHz之具可適應性頻寬鎖相迴路★ 高解析度可變動責任週期之同步複製延遲電路
★ 奈米CMOS晶片內序列傳輸之接收器★ 奈米CMOS晶片內序列傳輸之送器
★ 基於鎖相迴路之多重相位脈波產生器★ 低能量時脈儲存元件之分析、設計與量測
★ 具有預先增強器之Gbps串列連結傳送器及全數位超取樣資料回復器★ 應用於10Gbps晶片系統傳輸鏈之低抖動自我校準鎖相迴路設計
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   至系統瀏覽論文 (2020-8-19以後開放)
摘要(中) 本論文提出的具責任週期偵測器之電壓式直流對直流降壓轉換器,為了大範圍負載電流使用時穩定度的考量,選擇電壓模式控制做為回授機制,且將PID補償器整合至晶片中,減少被動元件的數量,以利可攜式電子產品設計輕薄化。利用架構簡單且低功率的責任週期偵測器,取代複雜且高功率的電感電流偵測架構,來偵測極輕負載時的負載電流資訊,當系統操作在極輕負載時,降低系統操作頻率,以減少切換消耗與緩衝器的功率。利用零電流偵測器避免輕負載時,因為電感慣性所產生的逆電流,減少輕負載時的導通消耗,並利用停滯時間偵測器來優化控制訊號的停滯時間,減少重負載時停滯時間所造成的功率消耗,提升系統重負載的轉換效能。
此具責任週期偵測器之電壓式直流對直流降壓轉換器的電路設計是以0.18 um 3.3V互補式金氧半製程來實現,此晶片的工作電壓範圍為2.7 V到4.2 V,輸出電壓為1 V,操作頻率為0.77 MHz到1.44 MHz,負載電流範圍為25 mA到1 A,及轉換效能為88.87 %,線性調節度與負載調節度分別為6.67 mV/V與1.02 mV/A,晶片面積為1.3225 mm2。
摘要(英) The proposed buck converter with duty cycle detector uses the voltage mode control as the feedback loop for system stability. The PID compensator integrated into the chip to reduce the number of passive components. It is good to portable electronic devices design thinness and lightweight. With duty cycle detector, proposed buck converter can detect the load current information to slow down the system operating frequency for reducing power consumption in very light load. The zero current detector prevents the inverse current, and reduces the conduction loss in light load. The dead time detector is used to optimize the dead time of control signal. The efficiency of system can be improved.
This buck converter has been fabricated with 0.18 um 3.3 V CMOS process. In the proposed buck converter, the operating voltage is from 2.7 V to 4.2 V, the output voltage is 1 V, the operating frequency is from 0.77 MHz to 1.44 MHz, the load current is from 25 mA to 1 A, and the peak efficiency is 88.87 %. The line regulation and load regulation are 6.67 mV/V and 1.02 mV/A, respectively. The chip area is 1.3225 mm2.
關鍵字(中) ★ 直流對直流轉換器
★ 停滯時間偵測器
★ 責任週期偵測器
★ 零電流偵測器
關鍵字(英) ★ DC-DC Converter
★ Dead Time Detector
★ Duty Cycle Detector
★ Zero Current Detector
論文目次 摘要 i
Abstract ii
誌謝 iii
目錄 iv
圖目錄 vii
表目錄 x
第一章 緒論 1
1.1 研究背景 1
1.2 研究動機 2
1.3 論文架構 3
第二章 直流對直流轉換器概論 5
2.1 直流對直流轉換器的種類 5
2.2 低壓降線性穩壓器簡介 6
2.3 切換式電容轉換器簡介 7
2.4 切換式轉換器簡介 9
2.5 降壓式轉換器控制模式簡介 13
2.5.1 電壓模式控制 14
2.5.2 電流模式控制 15
2.6 降壓式轉換器規格定義與說明 19
2.6.1 轉換效能 19
2.6.2 線性調節度 20
2.6.3 負載調節度 20
2.6.4 暫態響應 21
2.7 轉換器功率消耗探討 23
2.7.1 導通消耗 23
2.7.2 切換消耗 24
2.7.3 靜態消耗 26
第三章 具責任週期偵測器之降壓轉換器架構分析 27
3.1 系統架構 27
3.2 電壓模式控制小訊號分析與設計 28
3.3 負載電流偵測機制 37
第四章 降壓式轉換器設計與模擬 39
4.1 帶差參考電路 39
4.1.1 帶差參考電路設計 41
4.1.2 帶差參考電路模擬 42
4.2 誤差放大器 44
4.3 脈衝寬度調變控制電路 45
4.3.1 遲滯比較器 45
4.3.2 鋸齒波與時脈產生器 46
4.4 自適應停滯時間控制電路 48
4.4.1 停滯時間偵測器 49
4.4.2 自適應停滯時間控制器 50
4.5 零電流偵測器 51
4.6 責任週期偵測電路 53
4.7 規格模擬 56
4.7.1 轉換效能 56
4.7.2 線性調節度 57
4.7.3 負載調節度 58
4.7.4 暫態響應 59
第五章 降壓式轉換器佈局與量測 60
5.1 佈局考量 60
5.2 降壓式轉換器量測設定 62
5.3 量測結果 66
5.3.1 帶差參考電壓量測 66
5.3.2 轉換效能量測 66
5.3.3 線性調節度量測 71
5.3.4 負載調節度量測 71
第六章 結論與未來研究方向 74
6.1 結論 74
6.2 未來研究方向 74
參考文獻 75
參考文獻 [1] Texas Instruments, “Power Management Guide,” 2015.
[2] 李玗家, “應用於動態電壓調整之高轉換效能電流偵測與輸出漣波電壓控制降壓穩壓器,” 碩士論文, 國立中央大學, 2009
[3] 陳建成, “高轉換效能電流模式控制之降壓式電源轉換器,” 碩士論文, 國立中央大學, 2010
[4] G. A. Rincon-Mora and P. E. Allen, “A Low-Voltage, Low Quiescent Current, Low Drop-Out Regulator,” IEEE J. Solid-State Circuits, vol. 33, no. 1, pp. 36–44, Jan. 1998.
[5] P. Favrat, P. Deval, and M. J. Declercq, “A High-Efficiency CMOS Voltage Doubler,” IEEE J. Solid-State Circuits, vol. 33, no. 3, pp. 410–416, Mar. 1998.
[6] R. W. Erickson and D. Maksimovic, Fundamentals of Power Electronics, 2nd Ed. Kluwer Academic Publishers, 2001.
[7] H. P. Forghani-Zadeh and G. A. Rincon-Mora, “Current-Sensing Techniques for DC-DC Converters,” in Proc. Midwest Symp. Circuits and Systems, Aug. 2002, pp. 577–580.
[8] R. B. Ridley, “A New, Continuous-Time Model for Current-Mode Control,” IEEE Trans. Power Electron., vol. 6, no. 2, pp. 271–280, Apr. 1991.
[9] D. Jauregui, B. Wang, and R. Chen, “Power Loss Calculation With Common Source Inductance Consideration for Synchronous Buck Converters,” Texas Instruments, 2015.
[10] J. Depew, “Efficiency Analysis of a Synchronous Buck Converter using Microsoft® Office® Excel®-Based Loss Calculator,” Microchip Technology Inc., 2012.
[11] A. M. Rahimi, P. Parto, and P. Asadi, “Compensator Design Procedure for Buck Converter with Voltage-Mode Error-Amplifier ,” International Rectifier, 2008 
[12] M. P. Chan and P. K. T. Mok, “On-Chip Digital Inductor Current Sensor for Monolithic Digitally Controlled DC-DC Converter,” IEEE Trans. Circuits Syst. I, Reg. Papers, vol. 60, no. 5, pp. 1232–1240, May 2013.
[13] 梁適安, 交換式電源供給器之理論與實務設計, 全華圖書, 2011
[14] H. Banba, H. Shiga, A. Umezawa, T. Miyaba, T. Tanzawa, S. Atsumi, and K. Sakui, “A CMOS Bandgap Reference Circuit with Sub-1-V Operation,” IEEE J. Solid-State Circuits, vol. 34, no. 5, pp. 670–674, May 1999.
[15] B. Razavi, Design of Analog CMOS Integrated Circuits, Ed. New York: McGraw-Hill, 2001.
[16] D. J. Allstot, “A Precision Variable-Supply CMOS Comparator,” IEEE J. Solid-State Circuits, vol. 17, no. 12, pp. 1080–1087, Dec.1982.
[17] Y. Liu, C. Zhan, L. Cheng, and W.-H. Ki, “A 10/30 MHz PWM Buck Converter with an Accuracy-Improved Ramp Generator,” in Proc. IEEE Asia Pacific Conf. Circuits Syst., Dec. 2012, pp. 420–423.
[18] S. Zhen, B. Zhang, P. Luo, K. Yang, X. Zhu, and J. Li, “A High Efficiency Synchronous Buck Converter with Adaptive Dead Time Control for Dynamic Voltage Scaling Applications, ” in Proc. VLSI and System-on-Chip, Oct. 2011, pp. 43–48.
[19] T. Y. Man, P. K. T. Mok, and M. J. Chan, “An Auto-Selectable-Frequency Pulse-Width Modulator for Buck Converters with Improved Light-Load Efficiency,” in Proc. IEEE Int. Solid-State Circuits Conf. (ISSCC), Feb. 2008, pp. 440–626
[20] T. J. Tseng, C. H. Wu, and L. R. Chang-Chien, “Fast Transient Voltage-Mode Buck Regulator Applying Ramp Signal with a Variable DC-Offset Scheme,” IET Power Electron., vol. 5, Iss. 8, pp. 1408–1417, May. 2012.
[21] M. P. Chan and P. K. T. Mok, “A Monolithic Digital Ripple-Based Adaptive-Off-Time DC-DC Converter with a Digital Inductor Current Sensor,” IEEE J. Solid-State Circuits, vol. 49, no. 8, pp. 1837–1847, Aug. 2014. 
[22] Y. S. Hwang, Y. B. Chang, and J. J. Chen, “A High-Efficiency Fast-Transient-Response Buck Converter with Analog Voltage Dynamic Estimation Techniques,” IEEE Trans. Power Electron., vol. 30, no.7, pp. 3720–3730, Jul. 2015.
[23] 柯欣欣, “使用高精準度電流偵測技巧之高轉換效能同步互補式金氧半降壓切換式穩壓器,” 碩士論文, 國立中央大學, 2007
[24] J. A. A. Qahouq, O. Abdel-Rahman, L. Huang, and I. Batarseh, “On Load Adaptive Control of Voltage Regulators for Power Managed Loads: Control schemes to improve converter efficiency and performance,” IEEE Trans. Power Electron., vol. 22, no. 5, pp. 1806–1819, Sep. 2007.
指導教授 鄭國興(Kuo-Hsing Cheng) 審核日期 2015-8-20
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明