博碩士論文 102521030 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:8 、訪客IP:18.208.126.232
姓名 陳政欣(Cheng-hsin Chen)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 矽基板氮化鎵電晶體閘極佈局研究
(The study of layout design in GaN HEMTs on Si substrate)
相關論文
★ 電子式基因序列偵測晶片之原型★ 增強型與空乏型砷化鋁鎵/砷化銦鎵假晶格高電子遷移率電晶體: 元件特性、模型與電路應用
★ 使用覆晶技術之微波與毫米波積體電路★ 注入增強型與電場終止型之絕緣閘雙極性電晶體佈局設計與分析
★ 以標準CMOS製程實現之850 nm矽光檢測器★ 600 V新型溝渠式載子儲存絕緣閘雙極性電晶體之設計
★ 具有低摻雜P型緩衝層與穿透型P+射源結構之600V穿透式絕緣閘雙極性電晶體★ 雙閘極金氧半場效電晶體與電路應用
★ 空乏型功率金屬氧化物半導體場效電晶體 設計、模擬與特性分析★ 高頻氮化鋁鎵/氮化鎵高速電子遷移率電晶體佈局設計及特性分析
★ 氮化鎵電晶體 SPICE 模型建立 與反向導通特性分析★ 加強型氮化鎵電晶體之閘極電流與電容研究和長時間測量分析
★ 新型加強型氮化鎵高電子遷移率電晶體之電性探討★ 氮化鎵蕭特基二極體與高電子遷移率電晶體之設計與製作
★ 整合蕭特基p型氮化鎵閘極二極體與加強型p型氮化鎵閘極高電子遷移率電晶體之新型電晶體★ 垂直型氧化鎵蕭特基二極體於氧化鎵基板之製作與特性分析
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 本論文主要針對在低阻值矽(111)基板上進行氮化鋁鎵/氮化鎵電晶體製作與研究,並使用新的閘極佈局方式來提升汲極電流,以降低晶片成本。而電晶體製作採用離子佈植(Ion Implant)作為元件隔絕。
論文中,當元件的汲極到源極距離為9 µm,閘極長度為2 µm寬度為104 µm的元件上,單閘極佈局元件的特性為IDSS = 762.7mA/mm, VTH = -7.4 V,而矩陣型佈局元件可以比單閘極佈局元件在相同的元件主動區面積下,得到汲極電流的提升,大約87%的增加量。若在導通電流同約為140 mA時,矩陣型佈局元件可以比單閘極佈局元件在元件主動區結節省約45%的面積。最後,深入探討單閘極元件與矩陣型布局元件間電容與熱阻特性之變化。
摘要(英) Two kinds of AlGaN/GaN HEMTs with different device layouts were fabricated and compared. A new matrix layout is proposed to reduce device active area while keeping drain current capability. Compared to device with single finger layout and similar drain current (IDSS = 140 mA), device with matrix layout saves 45% active area. When both of them have the same active area, device with new matrix layout can achieve 1.87 times higher IDSS than device with single finger layout. Finally, the gate capacitances and the thermal resistance of devices with new matrix layout and single finger layout are discussed.
關鍵字(中) ★ 元件佈局
★ 氮化鎵
關鍵字(英) ★ device layout
★ GaN
論文目次 摘要 I
ABSTRACT II
致謝 III
圖目錄 V
表目錄 VIII
第一章 緒論 1
1.1前言 1
1.2矽基板氮化鎵高電子遷移率場效電晶體之發展與相關佈局研究 3
1.3本論文研究動機與目的 7
1.4論文架構 8
第二章 氮化鋁鎵/氮化鎵場效電晶體於矽基板電晶體之與製程與特性分析 9
2.1前言 9
2.2氮化鋁鎵/氮化鎵成長於矽基板之磊晶結構 9
2.3蕭特基閘極場效電晶體製作與絕緣特性分析 13
2.3.1蕭特基閘極場效電晶體製作流程 13
2.3.2離子佈植原理與元件隔絕性分析 16
2.4電晶體閘極佈局設計與元件特性模擬 24
2.5 結論 29
第三章 氮化鋁鎵/氮化鎵場效電晶體佈局之特性分析 30
3.1前言 30
3.2不同佈局之元件直流特性分析 30
3.2.1類似汲極電流,不同元件佈局研究 30
3.2.2 相同元件主動區面積,不同佈局元件研究 34
3.3不同佈局之元件熱阻特性比較 41
3.4不同佈局之元件電容特性 46
3.5 不同佈局之元件動態電阻變化 49
3.6結論 53
第四章 結論 55
參考文獻 56
附錄Ⅰ 蕭特基閘極場效電晶體製作流程 58
參考文獻 [1] L. F. Eastman and U. K. Mishra, “The toughest transistor yet GaN transistors,” in IEEE Spectrum, California, vol. 3, pp.28-33, May 2002
[2] K.S. Boutros, S. Burnham, D. Wong, K. Shinohara et al, “Normally-off 5A/1100V GaN-on-Silicon Device for High Voltage Applications” in IEEE International Electron Devices Meeting (IEDM), 2009, pp. 1-3
[3] Beach Robert,“III-nitride device with improved layout geometry” U.S. Patent 7417257, Aug 26, 2008
[4] Tiemeijer Lukas Frederik, “High frequency transistor layout for low source drain capacitance” U.S. Patent 7265399,Sep 04, 2007
[5] Geoff Haynes, “State of the art GaN switches and their relevance to SMART DC in the UK,” GaN Systems Inc. 2012
[6] D. Balaz, “Current Collapse and Device Degradation in AlGaN/GaN Heterostructure Field Effect Transistors” Ph.D. thesis, Dept. Elect. Eng, Glasgow Univ, Glasgow, UK, 2010.
[7] Y. C. Kong, Y.D. Zheng, C. H. Zhou, S.L. Gu, R. Zhang, P. han, Y. Shi, R. l. Jiang, “ Two-dimensional electron gas densities in AlGaN/AlN/GaN heterostructures,” in Appl. Phys. A 84, pp. 95–98, 2006
[8] GaN HEMT Technology ,Wayne Johnson and Edwin L. Piner, Kopin Co.,2011, pp 209-237
[9] T. E. Seidel, “Ion Implantation.” in S. M. Sze, Ed., VLSI Technology, McGraw-Hill, New York, 1983.
[10] I. Brodie and J. J. Muray, “The Physics of Microfabrication, Plenum”, New York, 1982.
[11] 薛光博, “砷化鎵場效電晶體表面氧離子佈植和自我校準技術之研究,”碩士論文,國立中央大學, 中壢, 台灣, 2001.
[12] S. M. Sze, “Semiconductor Devices: Physics and Technology,” Chap. 10, John Wiley & Sons, 1985.
[13] M. T. Robinson, and O. S. Oen, “The effect of channeling on displacement cascade theory” in Applied Physics Letter, vil. 2, pp. 30, 1963.
[14] Jungwoo Joh and Uttiya Chowdhury “Method for Estimation of the Channel Temperature of GaN High Electron Mobility Transistors” in ROCS Workshop, 2007.[Reliability of Compound Semiconductors Digest], pp. 87-89,Oct. 2007
指導教授 辛裕明(Yue-ming Hsin) 審核日期 2014-8-19
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明