博碩士論文 105521038 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:135 、訪客IP:18.221.174.248
姓名 林修華(Hsiu-Hua Lin)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 具四階脈波振幅調變資料相位偵測器與還原資料選擇電路之10 Gb/s時脈與資料回復電路
(A 10 Gb/s Clock and Data Recovery with PAM-4 Data Phase Detection and Recovered Data Selection)
相關論文
★ 一種應用於觸控液晶顯示器的新型嵌入式開關★ 多重相位之延遲鎖定迴路倍頻器設計與分析
★ 2.5Gbps串列收發器設計★ 具低抖動與可適應式頻寬之自我偏壓鎖相迴路設計
★ 應用於串列傳輸之2.5GB/s CMOS 超取樣資料回復電路★ 全數位任意責任週期之同步映射延遲電路
★ 全數位式互補金屬氧化半導自我取樣延遲線電路用於時脈抖動量測★ 500MHz,30個相位輸出之鎖相迴路應用於三倍超取樣時脈回復系統
★ 設計於90奈米製程輸出頻率為100MHz-1GHz之具可適應性頻寬鎖相迴路★ 高解析度可變動責任週期之同步複製延遲電路
★ 奈米CMOS晶片內序列傳輸之接收器★ 奈米CMOS晶片內序列傳輸之送器
★ 基於鎖相迴路之多重相位脈波產生器★ 低能量時脈儲存元件之分析、設計與量測
★ 具有預先增強器之Gbps串列連結傳送器及全數位超取樣資料回復器★ 應用於10Gbps晶片系統傳輸鏈之低抖動自我校準鎖相迴路設計
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   至系統瀏覽論文 (2024-7-31以後開放)
摘要(中) 隨著串列傳輸系統對資料速率的需求逐漸提升,頻寬的需求也日漸嚴苛。四階脈波振幅調變技術可以應用於串列傳輸系統,其頻寬需求僅為非歸零式訊號的一半,因此系統可以操作在較低的頻率。然而,四階脈波振幅調變資料的多個電壓準位與複雜的資料轉態情形,將會提高時脈與資料回復電路的設計難度,因此,目前文獻設計上採用多組相位偵測器或是資料轉態選擇器,以達成較高的資料轉態密度或是較小的回復時脈抖動量。
評估四階脈波振幅調變資料的特性對時脈與資料回復電路效能之影響,本論文提出一個應用於四階脈波振幅調變資料的二進位相位偵測器和還原資料選擇電路。所提出之四階脈波振幅調變資料相位偵測器,可用於偵測四階脈波振幅調變資料的各種邊緣型態,因此可增加資料轉態密度,進而獲得較佳的相位追鎖能力。論文中之設計亦使用還原資料選擇電路,以提升時脈與資料回復電路之抖動容忍度,並能降低誤碼率。避免因四階脈波振幅調變資料的急劇資料邊緣變化和多個電壓準位,造成高頻抖動容忍量下降。本論文之電路設計採用TSMC 40 nm (TN40G) 1P10M CMOS製程,操作電壓為0.9V,晶片面積為1.10 mm2,核心電路面積為0.11 mm2。輸入資料為10 Gb/s PRBS7 PAM-4時,佈局後模擬之還原時脈速率為5 GHz,還原時脈之峰對峰值20.8 pspp,方均根值3.21 psrms,功率消耗為41.6 mW。
摘要(英) The demand of higher data rate in serial transmission is rising, and the bandwidth requirement is more critical. 4-level pulse amplitude modulation (PAM-4) technique can be adopted to decrease bandwidth requirement to half compared to NRZ data, so the clock in the receiver also can operate at lower frequency. However, the multiple levels and complicated transitions of PAM-4 data increase the design difficulty of clock and data recovery. Therefore, current papers use multiple phase detectors or data transition selector to achieve higher transition density or less recovered clock jitter.
Considering the impact of characteristics of PAM-4 data on the performance of clock and data recovery. This thesis presents a bang-bang clock and data recovery with PAM-4 data phase detector and recovered data selection. The proposed PAM-4 bang-bang phase detector can be used on detecting all edge types of PAM-4 data. Therefore, the transition density can be increased, and then better phase tracking ability is acquired. This thesis also presents a recovered data selection circuit to enhance jitter tolerance of clock and data recovery, and is able to lower bit error rate. The circuit of this thesis is designed in 40 nm standard CMOS process with supply voltage of 0.9 V, the chip area is 1.10 mm2, the core area is 0.11 mm2. The post-layout simulation jitter of the recovered clock is 20.8 pspp and 3.21 psrm, and the total power consumption is 41.6 mW at 10 Gb/s PAM-4 27 – 1 pseudo random binary sequence (PRBS7) signal.
關鍵字(中) ★ 時脈與資料回復電路
★ 四階脈波振幅調變
★ 相位偵測器
★ 抖動容忍度
關鍵字(英) ★ Clock and data recovery
★ PAM-4
★ Phase detector
★ Jitter tolerance
論文目次 摘要 i
Abstract ii
目錄 iii
圖目錄 vi
表目錄 ix
第1章 緒論 1
1.1 研究動機 1
1.2 論文架構 4
第2章 時脈與資料回復電路之背景簡介 5
2.1 時脈與資料回復電路簡介 5
2.1.1 相位偵測器型態 5
2.1.2 取樣速率 7
2.1.3 抖動轉移函數(Jitter Transfer, JTF) 8
2.1.4 抖動容忍度(Jitter Tolerance, JTOL) 9
2.2 傳統時脈與資料回復電路 10
2.2.1 鎖相迴路式時脈與資料回復電路[10]-[11] 10
2.2.2 混合鎖相迴路/延遲鎖相迴路式時脈與資料回復電路[12]-[13] 12
2.2.3 超取樣式時脈與資料回復電路[14] 13
2.2.4 相位選擇式時脈與資料回復電路[15] 14
2.3 四階脈波振幅調變時脈與資料回復電路之設計背景 15
2.3.1 四階脈波振幅調變資料 15
2.3.2 非歸零式資料與四階脈波振幅調變資料之差異性 16
2.3.3 減少回復時脈抖動之時脈與資料回復電路[16]-[20] 19
2.3.4 增加資料轉態密度之時脈與資料回復電路[21] 20
2.4 比較與討論 21
第3章 具四階脈波振幅調變資料相位偵測與還原資料選擇之時脈與資料回復電路設計與實現 23
3.1 電路架構 23
3.2 系統分析 25
3.2.1 頻率資訊鎖相迴路系統分析 25
3.2.2 時脈與資料回復電路系統分析[6] 28
3.3 操作說明 34
3.3.1 四階脈波振幅調變資料之非理想現象 34
3.3.1.1 四階脈波振幅調變資料之上升時間與下降時間 34
3.3.1.2 四階脈波振幅調變資料之相位變化 36
3.3.1.3 四階脈波振幅調變資料之轉態密度 38
3.3.2 四階脈波振幅調變資料之抖動容忍度改善 38
3.4 行為模擬 41
3.5 子電路介紹 44
3.5.1 四階脈波振幅調變二進位相位偵測器 44
3.5.2 還原資料選擇電路 47
3.5.3 相位頻率偵測器 49
3.5.4 電荷幫浦 50
3.5.5 電壓控制振盪器 52
3.5.6 除頻器 54
3.5.7 擺幅轉換電路 55
3.6 模擬結果 56
3.6.1 佈局前模擬 57
3.6.2 佈局後模擬 59
3.6.3 抖動容忍度模擬 61
第4章 晶片佈局與量測考量 63
4.1 電路佈局 63
4.1.1 晶片封裝 64
4.1.2 佈局與電源規劃 66
4.2 量測考量 67
4.2.1 量測環境 67
4.2.2 印刷電路板 68
4.2.3 高頻輸出緩衝器 69
4.2.4 低頻輸出緩衝器 70
4.2.5 高頻輸入端 71
4.3 規格比較表 72
第5章 結論 75
5.1 結論 75
5.2 未來研究方向 75
參考文獻 76
參考文獻 [1] Universal Serial Bus Specification, Revision 3.1, USB-IO, 2013.
[2] Serial ATA International Organization, Serial ATA Revision 3.0, SATA-IO, 2009.
[3] PCI Express® Base Specification, Revision 2.1, PCI-SIG, 2010.
[4] Behzad Razavi, Design of Integrated Circuits for Optical Communications. McGraw-Hill: Behzad Razavi, 2003.
[5] 吳彥學, “應用於PCI Express Generation II之5-Gb/s無電感式類比等化器的設計與實現,” 碩士論文, 國立中央大學, 2009.
[6] 孫世洋, “以符碼間干擾技術實現自適應等化器之5 Gbps半速率時脈與資料回復電路,” 碩士論文, 國立中央大學, 2016.
[7] 鄭柏旻, “具電容放大技術和自適應迴路增益控制器之5 Gbps雙路徑時脈與資料回復電路,” 碩士論文, 國立中央大學, 2017.
[8] 鄭宇亨, “具資料獨立相位追蹤補償技術之10 Gbps半速率時脈與資料回復電路,” 碩士論文, 國立中央大學, 2018.
[9] J. Lee, P. C. Chiang, P. J. Peng, L. Y. Chen, and C. C. Weng, “Design of 56 Gb/s NRZ and PAM4 SerDes transceivers in CMOS technologies,” IEEE J. Solid-State Circuits, vol. 50, no. 9, pp. 2061–2073, Sep. 2015.
[10] 劉深淵, 楊清淵, 鎖相迴路, 滄海書局, 2006.
[11] W.-Y. Lee, K.-D. Hwang, and L.-S. Kim, “A 5.4/2.7/1.62-Gb/s receiver for DisplayPort version 1.2 with multi-rate operation scheme,” IEEE Trans. Circuits Syst. I, Reg. Papers, vol. 59, no. 12, pp. 2858–2866, Nov. 2012.
[12] D. Dalton, K. Chai, E. Evans, M. Ferriss, D. Hitchcox, P. Murray, S. Selvanayagam, P. Shepherd, and L. DeVito, “12.5-Mb/s to 2.7-Gb/s continuous-rate CDR with automatic frequency acquisition and data-rate readback,” IEEE J. Solid-State Circuits, vol. 40, no. 12, pp. 2713–2725, Dec. 2005.
[13] X. Maillard, F. Devisch, and M. Kuijk, “A 900-Mb/s CMOS data recovery DLL using half-frequency clock,” IEEE J. Solid-State Circuits, vol. 37, no. 6, pp.711–715, Jun. 2002.
[14] J. Kim, and D.-K. Jeong, “Multi-gigabit-rate clock and data recovery based on blind oversampling,” IEEE Commun. Mag., vol. 41, pp. 68–74, Dec. 2003.
[15] Ruiyuan, and G. S. La Rue, “Fast acquisition clock and data recovery circuit with low jitter,” IEEE J. Solid-State Circuits, vol. 41, no. 5, pp.1016–1024, May. 2006.
[16] J. L. Zerbe, C. W. Werner, V. Stojanovic, F. Chen, J. Wei, G. Tsang, D. Kim, W. F. Stonecypher, A. Ho, T. P. Trush, R. T. Kollipara, M. A. Horowitz, and K. S. Donnelly, “Equalization and clock recovery for a 2.5-10 Gb/s 2-PAM/4-PAM backplane transceiver cell,” IEEE J. Solid-State Circuits, vol. 38, no. 12, pp. 2121–2130, Dec. 2003.
[17] T. Toifl, C. Menolfi, M. Ruegg, R. Reutemann, P. Buchmann, M. Kossel, T. Morf, J. Weiss, and M. L. Schmatz, “A 22-Gb/s PAM-4 receiver in 90-nm CMOS SOI technology,” IEEE J. Solid-State Circuits, vol. 41, no. 4, pp. 954–965, Apr. 2006.
[18] N. Qi, Y. Kang, Q. Lin, J. Ma, J. Shi, B. Yin, C. Liu, R. Bai, S. Hu, J. Wang, J. Du, L. Ma, Z. He, M. Liu, F. Zhang, and P. Y. Chiang, “A 51Gb/s, 320mW, PAM4 CDR with baud-rate sampling for high-speed optical interconnects,” in Proc. IEEE Asian Solid-State Circuit Conf., pp. 89–92, Nov. 2017.
[19] D. H. Kwon, M. Kim, S. G. Kim, and W. Y. Choi, “A 32-Gb/s PAM-4 quarter-rate clock and data recovery circuit with an input slew-rate tolerant selective transition detector,” IEEE Trans. Circuits Syst. II, Express Briefs, vol. 66, no. 3, pp. 362–366, Mar. 2019.
[20] A. R. Zamir, T. Iwai, Y. H. Fan, A. Kumar, H. W. Yang, L. Sledjeski, J. Hamiltion, S. Chandramouli, A. Aude, and S. Palermo, “A 56-Gb/s PAM4 receiver with low-overhead techniques for threshold and edge-based DFE FIR-and IIR-tap adaption in 65-nm CMOS” IEEE J. Solid-State Circuits, vol. 54, no. 3, pp. 672–684, Mar. 2019.
[21] L. Tang, W. Gai, L. Shi, and X. Xiang, “A 40 Gb/s 74.9 mW PAM4 receiver with novel clock and data recovery,” in Proc. IEEE Int. Symp. On Circuits and Syst., 2017.
[22] J. Lee, K. S. Kundert, and B. Razavi, “Analysis and modeling of bang-bang clock and data recovery circuits,” IEEE J. Solid-State Circuits, vol. 39, no. 9, pp. 1571–1580, Sep. 2004.
[23] B. Wicht, T. Nirschl and D. Schmitt-Landsiedel, “Yield and speed optimization of a latch-type voltage sense amplifier,” IEEE J. Solid-State Circuits, vol. 39, no. 7, pp. 1148–1158, Jul 2004.
[24] B. Nikolic, V. G. Oklobdˇzija, V. Stojanovic, W. Jia, J. K. S. Chiu, and M. M. T. Leung, “Improved sense-amplifier-based flip-flop: design and measurements,” IEEE J. Solid-State Circuits, vol. 35, no. 6, pp. 876–884, Jun 2000.
指導教授 鄭國興(Kuo-Hsing Cheng) 審核日期 2019-8-19
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明