博碩士論文 89521006 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:19 、訪客IP:3.141.199.243
姓名 羅仁鴻(Ren-Hong Luo)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 一個3.3V、8位元、每秒150百萬次取樣CMOS 類比數位轉換器
(An 3.3V 8-bit 150MS/s Dual-channelTime-interleave Pipelined A/D Converter )
相關論文
★ 2.5Gbps光纖收發機設計★ 一個2V 5GHz CMOS非整數頻率合成器與和差調變器設計
★ 適用於GHz頻段頻率合成器之CMOS電路技術★ 2.5Gbps CMOS串列式傳輸收發器設計
★ 一個1.8V,10GHz CMOS之頻率合成器★ 適用於OC-192收發機之頻率合成器和時脈與資料回復電路
★ 適用於中頻接收端的類比前級電路設計★ 一個1.8V CMOS OC-192傳送器
★ 1.8V 10Gbps 光纖前級接收端電路設計★ 1.8V 10 Gbps CMOS 串列式發射器及 內建式自我測試電路
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 摘要
在本論文的主要目標是設計一個操作在3.3V之下、8位元、每秒150百萬次取樣(8bit,150Ms/s)的類比數位轉換器,以應用於RGB顯示器(LCD、CRT)及可攜式的儀表上。此類比數位轉換器採用平行管線化(Parallel- and-Pipelined)架構使硬體速度的需求度降低,同時可增加高速運算放大器的系統穩定時間(settling time)。此外,利用雙重取樣電路(double sampling)架構的取樣並保持電路相較傳統電路上在單位時間內有兩倍的取樣(sample)輸出。而在電路精確度的考量方面,而藉由重合一個位元的數位校正技術使得每一級(stage)的誤差容忍度有125毫伏(mV);其中的電路之偏移誤差及所需比較器前級放大增益可藉由蒙地卡羅模擬以進行參數值估算。雙重取樣電路(double sampling)的原型晶片透過TSMC以0.25微米製程製作,面積約1.176mm×0.986mm,其量測結果與設計規格相符。而類比數位轉換器原型晶片透過TSMC以0.25微米製程製作,面積約3.136mm×2.534mm,功率消耗約467mW。
摘要(英) The subject of the thesis is to design an 8-bit, 150MS/s analog to digital converter(ADC) under a 3.3V supply. It can be applied in Gigabit Ethernet and RGB-to-LCD video signal processing interface circuits. This converter utilizes parallel-pipelined architecture to relax the hardware speed requirement. In addition, the Opamp can have a longer settling time under the same sampling rate. By means of double sample technique, the front end sample and hold (S/H) circuit has two times sampled data compared to traditional architectures. The coarse quantizer can tolerate 125mV comparator offset without overflow by digital error correction technique . The effect of process variation in the circuit will be estimated by Monte-Carlo simulation. The sample and hold circuit has been fabricated in TSMC 0.25μm CMOS process and occupies a chip area of 1.176mm*0.986mm. The measurement result meets our targeted specifications. The simulation result of the analog to digital converter has 0.5LSB INL and 0.6LSB DNL. The whole ADC chip is fabricated in TSMC 0.25μm CMOS process and the die size is 3.136mm*2.534mm.
關鍵字(中) ★ 類比數位轉換器 關鍵字(英) ★ ADC
論文目次 目錄
圖目錄
表目錄
第一章 緒論 13
1.1 研究動機 13
1.2 論文組織 14
第二章 高速類比數位轉換器架構 15
2.1 類比數位轉換器基本原理 15
2.2 快閃式架構 18
2.3 半域轉換架構 19
2.4 雙步驟架構 20
2.5 多階管線化架構 21
2.6 時序交錯平行化架構 22
2.7 平行管線化架構 22
第三章 取樣並保持電路設計 25
3.1 取樣並保持電路基本原理 25
3.2 開迴路取樣並保持電路架構 28
3.2.1 改良型開迴路取樣並保持電路架構 31
3.2.2 開關增壓電路 31
3.3 閉迴路式取樣並保持電路 33
3.3.1 閉迴路式取樣並保持電路架構 33
3.3.2 三種基本形式的取樣並保持電路 35
3.3.3 雙重相關取樣架構之取樣保持電路 39
3.3.4 雙重取樣之取樣並保持電路 41
3.3.5 取樣並保持電路比較 42
3.3.6 取樣並保持電路設計要點 43
3.4 取樣並保持電路製作 51
3.4.1 佈局考量 51
3.4.2 動態效能模擬 51
3.4.3 電路量測 53
3.4.3 量測結果 54
3.4.4 效能總結 55
第四章 類比數位轉換系統與電路設計 57
4.1 數位校正技術 57
4.2 四階管線化架構 62
4.3 區塊電路設計 65
4.3.1 閂鎖型比較器 65
4.3.2 前置放大器 67
4.3.3 3位元量化器 69
4.3.4 編碼器 70
4.3.5 數位類比轉換器 71
4.3.6 減法器與乘法器 73
4.3.7 時序安排 75
4.4 管線化類比數位轉換器設計限制 76
4.4.1 電容匹配 76
4.4.2 電容線性度 78
4.4.3 運算放大器直流增益 79
4.4.4 運算放大器穩定時間 79
4.4.5 熱雜訊 80
4.4.6 誤差容許估計 80
4.4.7 設計限制 82
4.5 晶片製作 83
4.5.1 製程 83
4.5.2 佈局考量 83
4.5.3 量測儀表配置 85
4.5.4 性能總結 85
第五章 結論 87
參考文獻 88
參考文獻 參考文獻
[1] D.A. Johns amd K.Martin, Analog Integrated Circuit Design. John
Wiley and Sons,Inc.,1997.
[2] ”Principles of Data Conversion system Design” Behzad Razavi
[3]黃啟輝 碩士論文”125MHz 10位元之CMOS全差動取樣並保持電
路”1999年六月
[4] G.C.Temes, Y. Huang,and P.F. Ferguson,”A High-Frequency Track-and-Hold Stage with Offset and Gain Compensation,”IEEE Transactions on Circuits and Systems,vol.42,pp.559-561,AUGUST 1995
[5] G.C.Temes, Y. Huang,and P.F. Ferguson,”Novel High-Frequncy
Track-and-Hold Stages with offset and Gain Compensation
”pp.166-169,1996.
[6] “Design of Sample-and-Hold Amplifiers for High-Speed
Low-Voltage A/D Converters ” Behzad Razavi IEEE Custom Integrated
Circuit Conf. 1997
[7] L.Sumanen, M. Waltari, and K.Halonen, “A 10-bit 200MS/s CMOS
parallel pipeline A/D converter,”IEEE J.Solid-State Circuits, vol.36,
no.2.,pp.1048-1055, July 2001.
[8] Y.I. Park, S. Karthikenyan, F. Tsay , and E. Bartolome,
“A 10b 100Msample/s CMOS pipelined ADC with 1.8V power supply,”
in ISSCC Digest of Technical Papers, Feb 2001, pp.257-260
[9] Yun-Ti Wang, A 8-bit 150-MHz CMOS A/D Converter,
, PhD Thesis, University of California, Los Angeles,1999
[10] G.M.Yin, F.Op’t Eynde, and W. Sansen “A High-Speed CMOS
Comparator with 8-b resolution” IEEE J.Solid-State Circuits, vol.27,
no.2.,pp.208-211, DEC 1992.
[11] Behazad Razavi, Bruce Wooley, ”Design Technique for High
Speed High-Resolution Comparators”, IEEE J.Solid-State Circuits,
pp.1916-1926, Dec 1992.
[12] Jieh-Trorng Wu, Bruce Wooley, ” A 100-MHz Pipelined CMOS
Comparators”, IEEE J.Solid-State Circuits, vol. 23, no. 6, pp. 1379-1385,
Dec 1988.
[13] S.H. Lewis, H. S. Fetterman, G. F. Gross Jr.R. Ramachandran, and
others, ”A 10-b 20-Msamples/s analog-to-digital converter,” IEEE
J .Solid-State Circuits,vol. 27, no. 3, pp. 351-358, March 1992.
[14] K.Y. Kim, N. Kusayanagi and A.A. Abidi, “A 10-bit 100MS/s
CMOS A/D converter, “ in Proc. IEEE Custom Integrated Circuit
Conf.,May 1996,pp.419-422.
[15] Paul C. Yu, Hae-Seung Lee “A 2.5-V,12-b, 5-Msample/s Pipelined
CMOS ADC ” IEEE J.Solid-State Circuits, vol.31, no.12.,pp.1854-1861,
DEC 1996.
[16] P.C. Yu and H.-S. Lee, “A High-Swing 2-V CMOS Operational
Amplifier with Replica-Amp Gain Enhancement,” IEEE J.Solid-State
Circuits, vol.28,pp.1265-1272, Dec 1993.
[17] T.Cho, Low-power Low-voltage Analog-to-digital Conversion Techniques Using Pipelined Architectures, PhD Thesis, University of California, Berkely,1995
[18] Andrew Masami Abo, Design for Reliability of Low-voltage,
Switched-capacitor Circuits, PhD Thesis, University of California,
Berkely,1999
[19]Dan Kelly, Will Yang, Iuri Mehr, Mark Sayuk, Larry Singer ”A 3V
14b 75Msample/s CMOS ADC with 85dB SFDR at Nyquist” IEEE
ISSCC Digest of Technical Papers, Feb 2001
[20] Michael Choi, Asad A. Abidi ”A 6b 1.3Gsample/s A/D Converter in
0.35μm CMOS “IEEE Solid-state Circuit Conf. 2001.
[21]Li Lin, Design Technique for Parallel Pipelined ADC, MS. Thesis,
University of California, Berkely.
指導教授 陳巍仁(wei-zen Chen) 審核日期 2002-7-11
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明