博碩士論文 955301022 詳細資訊


姓名 吳啟碩(Chi-Shuo Wu)  查詢紙本館藏   畢業系所 電機工程學系在職專班
論文名稱 D類音頻擴大器之設計與製作
(Design and Implementation of Class-D Audio Amplifier)
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 本論文旨在探討一完整D類音頻擴大器的系統設計與電路實現。由於D類音頻擴大器是非線性系統,傳統設計方式是利用線性模型進行分析與設計,這種間接的設計方法無法對系統的穩定性直接進行分析。本文回顧數種文獻上具代表性的D類擴大器,並決定採用低成本、簡單、精確的Δ-Σ調變器(Delta-Sigma Modulators, DSMs)作為D類音頻擴大器的類比/數位 (Analog to Digital, A/D)轉換器。文中,應用順滑模態控制理論設計連續時間積分器的DSMs,有效解決傳統設計DSMs時,無法直接對系統進行穩定性分析的問題,並改善一般DSMs調變率只有50%、輸出資料速率(output data rates)高達1MHz的缺點。本文提出二階與三階DSMs的完整設計過程。本論文所設計的DSMs調變率可達75%以上、資料輸出速率約為100kHz〜250kHz。
此外,系統的數位/類比(Digital to Analog, D/A)轉換部分,包括DSMs輸出位準轉換、MOSFET的閘級驅動電路、功率開關輸出級與濾除高頻開關雜訊的低通濾波器,本文均依據實際需求分析、實作完成。
本研究提出一完整之D類音頻擴大器設計方法,所得D類音頻擴大器具有快速反應、穩固的強健性、易於實現,可直接由市售現成零件製作完成等特性。實驗結果証實本文所提的設計方法確實可行,在3.5歐姆負載上的方均根輸出功率為100瓦時,效率達80%、總諧波雜音失真(Total Harmonic Distortion plus Noise, THD+N)低於0.73%、訊噪比(Signal to Noise Ratio, SNR)為75dB。本製作可應用於一般音響需求,更適合用於需要高效率,大功率輸出的大眾廣播系統,如防空警報系統、災害預警系統、戶外活動擴音系統等。
摘要(英) The purpose of this paper is to explore the design and implementation of class-D audio amplifier. It is known that class-D amplifier is a nonlinear system. Somehow, in conventional method, class-D amplifier is usually designed through linear model. This indirect method in class-D amplifier design could not analyze the stability of the system directly. In this study, several significant class-D amplifiers in the literatures have been reviewed, and DSMs (Delta-Sigma Modulators) was chosen to be the A/D (Analog to Digital) converter for the class-D audio amplifier due to the low cost, simple circuit and accuracy in A/D converting. The sliding mode control design methodology is developed for designing the continuous time integrator DSMs. It effectively solves the problem for not analyzing the system on the stability in conventional way of designing DSMs. Meanwhile it also improves the drawbacks of DSMs which could only reach up to 50% modulation in stable operation and output data rates are more than 1MHz. In this paper, the design of second and third order DSMs are presented. The proposed DSMs enables the modulation rate up to 75% in stable operation and output data rate are decreased to 100kHz〜250kHz.
Furthermore, some parts of the D/A(Digital to Analog) in the system, which includes the shift of DSMs output levels, power MOSFET gate driver, switching output stage, and lossless low-pass filter for filtering high frequency switching noise, are analyzed and implemented as the practical needs.
A completed design method of class-D audio amplifier is presented in this study. The proposed amplifier exhibits the features in fast response, strong robustness, easy to implement, and can be produced directly by the commercial electronic elements. Experimental result confirms that the proposed design approach is surely feasible. In the 3.5 ohm load with the RMS output power of 100 watts, the measured maximum power efficiency is 80%, and THD+N that is less than 0.73%, and SNR of 75dB.The proposed class-D audio amplifier can be applied to general audio needs, and is more suitable for the application of the public broadcasting systems that require high efficiency, high power output, such as the air defense alarm system, disaster warning system, outdoor public address system, etc.
關鍵字(中) ★ △Σ調變器
★ D類音頻擴大器
★ 順滑模態控制
關鍵字(英) ★ sliding mode control
★ Delta-Sigma Modulators
★ class-D audio amplifier
論文目次 中文摘要・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ i
英文摘要・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ ii
誌謝・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ iv
目錄・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ v
圖目錄・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ vii
表目錄・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ xii
第一章 緒論・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 1
1.1簡介・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 1
1.2研究動機與目的・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 1
1.3研究方法・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 2
1.4論文大綱・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 2
第二章 D類音頻擴大器原理與文獻回顧・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 4
2.1 D類音頻擴大器原理・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 4
2.2 AB類和D類音頻擴大器的效率分析・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 6
2.3 D類音頻擴大器文獻回顧・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 10
2.3.1 PWM架構A/D轉換器之D類音頻擴大器・・・・・・・・・・・・・・・・・・・・・ 10
2.3.2線性/數位複合A/D轉換器之D類音頻擴大器・・・・・・・・・・・・・・・・ 12
2.3.3 DSMs(Delta Sigma Modulators)架構之D類音頻擴大器・・・・・・・・・・・ 13
2.3.4順滑模態控制理論設計DSMs之D類音頻擴大器・・・・・・・・・・・ 18
2.3.5直接控制型D類音頻擴大器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 18
2.4 D類音頻擴大器設計考量・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 19
第三章 基於順滑模態控制之DSMs設計・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 23
3.1順滑模態控制原理・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 23
3.2以順滑模態控制理論設計N階DSMs・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 25
3.3二階DSMs設計範例・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 28
3.4三階DSMs設計範例・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 36
3.5模擬結果與分析・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 40
第四章 DSMs硬體電路設計與實現・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 51
4.1設計同相積分器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 51
4.2設計同相加法積分器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 54
4.3設計加法器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 56
4.4設計量化器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 57
4.5設計反相器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 59
4.6實現完整DSMs硬體電路・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 59
4.7實驗結果與分析・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 60
第五章 D類音頻擴大器的實現・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 64
5.1 D類音頻擴大器整體架構・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 64
5.2位準轉換與盲時控制電路・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 65
5.3閘級驅動電路與開關輸出級・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 68
5.4低通輸出濾波器・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 76
5.5系統回授架構比較・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 81
5.6 D類音頻擴大器實驗結果與分析・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 84
第六章 結論與未來展望・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 97
6.1結論・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 97
6.2未來展望・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 98
參考文獻・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・・ 99
參考文獻 [1] E. Gaalaas, “Class D Audio Amplifier,” Analog Dialogue 40, Jun. 2006, www.analog.com.
[2] T. Ge, J.S.Chang, W. Shu and M.T. Tan, “Modeling and Analysis of PSRR in Analog PWM Class D Amplifiers,” Proc. IEEE Int. Symposium on Circuits and Syst., pp.1386-1389, 2006.
[3] P. Adduci, E. Botti, E. Dallago,and G. Venchi, “PWM Power Audio Amplifier With Voltage/Current Mixed Feedback for High-Efficiency Speakers,” IEEE Trans. Ind. Electron., Vol.54, pp. 1141-1149, Apr. 2007.
[4] H. Ertl, J.W. Kolar, and F.C.Zach, “ Basic Consideration and Topologies of Switched-Mode Assisted Linear Power Amplifiers,” IEEE Appl. Power Electron. Conf., Vol.1, pp. 207-213, Mar. 1996.
[5] N.S. Jung, N.I. Kim and G.H. Cho, “A New High-Efficiency and Super-Fidelity Analong Audio Amplifier with the aid of Digital Switching Amplifier:Class K. Amplifier,” IEEE Power Electron. Specialists Conf., Vol.1, pp. 457-463, May 1998.
[6] R.A.R. van der Zee and A.J.M. van Tujil, “ A Power Efficient Audio Amplifier Combining Switching and Linear Tech., ” IEEE J. Solid-State Circuits Conf., Vol, 34 pp. 985-991, Jul. 1999.
[7] N.I. Kim, S.H. Jung, J.Y. Ryoo and G.H. Cho, “Ripple Feedback Filter Suitable for Analog/Digital Mixed-Mode Audio Amplifier for Improved Efficiency and Stability,” IEEE Power Electron. Specialists Conf., Vol.1, pp. 45-49, Jun. 2002.
[8] A.Giart, “Single Ended Switching Analog Audio Amplifier with Dead Zone,” Doctoral Dissertation, School of Electrical and Computer Engineering Georgia Institude of Tech., Feb. 2001.
[9] R.Schreier, G. C. Temes, “Understanding Delta-Sigma Data Converters, ” IEEE Press, John Wiley & Sons, New Jersey, 2005.
[10] K.C.H. Chao, S. Nadeem, W.L. Lee, C.G. Sodini, “A Higher Order Topology for Interpolative Modulators for Oversampling A/D Converters, ” IEEE Trans. Circuit and Syst., Vol.37, pp. 309-318, Mar. 1990.
[11] G.I. Bourdopoulos, A. Pnevmatikakis, V. Anastassopoulos, T.L. Dliyannis, “Delta-Sigma Modulators Modeling, Design and Application,” Imperial College Press, London, 2006.
[12] E. Gaalaas, B. Yang, N. Nishimura, R. Adams and K. Sweetland, “Integrated Stereo △Σ Class D Amplifier,” IEEE J. Solid-State Circuits, Vol.40, P2388-P2397, Dec. 2005.
[13] Y. Fujimoto, P.L.Ré, and M. Miyamoto, “A Delta-Sigma Modulator for a 1-Bit Digital Switching Amplifier,” IEEE J. Solid-State Circuits, Vol.40, pp. 1865-1871, Sep. 2005.
[14] C.W. Lin, Y.P. Lee and W.T. Chen, “A 1.5 bit 5th Order CT/DT Delta Sigma Class D Amplifier with Power Efficiency Improvement,” IEEE Int. Symposium on Circuits and Syst., pp. 280-283, May 2008.
[15] S. Hein, A. Zakhor, “On the Stability of Sigma Delta Modulator,”IEEE Trans.on Signal Processing, Vol.41, pp. 2322-2348, Jul. 1993.
[16] R. Schreier, “An Empirical Study of High-Order Single-Bit Delta-Sigma Modulators,” IEEE Trans. Circuit and Syst.-Ⅱ: Analog and Digital Signal Processing, Vol.40, pp. 461-466, Aug. 1993.
[17] S.H. Ardalan, J.J. Paulos, “An Analysis of Nonlinear Behavior in Delta-Sigma Modulators,” IEEE Trans. on Circuit and Syst., Vol.34, pp. 593-603, Jun. 1987.
[18] S.V. Plekhanov, “Analog-To-Digital Converter Design Using Sliding Mode Control Theory,” Master Thesis, University of Alabama in Huntsville 2003.
[19] S.H. Yu, “Analysis and Design of Single-bit Sigma-Delta Modulators Using the Theory of Sliding Modes,” IEEE Trans. Control Syst. Tech., Vol.14, pp. 336-345, Mar. 2006.
[20] S.H. Yu and J.S. Hu, “Analysis and Design of a Single-Bit Noise-Shaping Quantizer,” IEEE Proc. the American Control Conf., Vol.2, pp. 1631-1636, Jun., 2003.
[21] S.H. Yu and M.H. Tseng, “Use of Sliding-Mode Modulation in Switch-Mode Power Amplification,” IEEE Trans. Ind. Electron., Vol.55, pp. 4022-4028, Nov. 2008.
[22] J.S. Hu and S.H. Yu, “Analysis and Design of one–bit Noise-Shaping Quantizer Using Variable Structure Control Approach,” Asian J. Control, Vol.7, No.3, pp. 266-274, Sep. 2005.
[23] 林裕修,“新的調變技術應用於D類音頻放大器設計”,國立中山大學電機所碩士論文,民國94年7月。
[24] M.A.R. Gonzalez, E.S. Sinencio, “ Design of a Class D Audio Amplifier IC Using Sliding Mode Control and Negative Feedback,” IEEE Trans. on Consumer Electron., Vol.53, pp. 609-617, May 2007.
[25] K.M. Cho, W.S. Oh, W.S. Chung, H.J. Kim, “A New Class-D Stereo Audio Amplifier Using Direct Speaker Current Control,” IEEE Power Electron. Specialists Conf., Vol.2, pp. 1308-1310, Jun. 2004.
[26] J.A. Cherry,W.M. Snelgrove, “CONTINUOUS-TIME DELTA-SIGMA MODULATOR FOR HIGH-SPEED A/D CONVERSION Theory, Practice and Fundamental Performance Limits,” Kluwer, New York, 2002.
[27] S. Plekhanvo, I.A. Shkolnikov, Y.B. Shtessel, “High Order Sigma-Delta Modulator Design via Sliding Mode Control,” Proc. the American Control Conf., Vol.1, pp. 897-902, Jun. 2003.
[28] 陳永平、張浚林編著,“可變結構控制設計”,全華科技圖書,民國95年7月。
[29] B.P.Lathi, “Linear System and Signal,” Oxford, New York, 2005.
[30] R. Schaumann, M.E. Van Walkenburg, “Design of Analog Filter,” Oxford, New York, 2001.
[31] 山崎 浩編著,溫榮弘編譯,“ Power MOSFET應用技術”,全華科技圖書,民國96年1月。
[32] 賈志靜編著,“高頻電路分析與設計 ”,修訂版,全華科技圖書,民國91年12月。
指導教授 徐國鎧(Kuo-Kai Shyu) 審核日期 2010-7-19
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡