博碩士論文 995301022 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:47 、訪客IP:3.144.6.236
姓名 孟天祥(Tien-Hsiang Meng)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 具有低漣波電壓及高動態響應漣波降壓式穩壓器設計
(Low Ripple Voltage and High Transient Response Ripple-Based Buck Converter Design)
相關論文
★ 一種應用於觸控液晶顯示器的新型嵌入式開關★ 多重相位之延遲鎖定迴路倍頻器設計與分析
★ 2.5Gbps串列收發器設計★ 具低抖動與可適應式頻寬之自我偏壓鎖相迴路設計
★ 應用於串列傳輸之2.5GB/s CMOS 超取樣資料回復電路★ 全數位任意責任週期之同步映射延遲電路
★ 全數位式互補金屬氧化半導自我取樣延遲線電路用於時脈抖動量測★ 500MHz,30個相位輸出之鎖相迴路應用於三倍超取樣時脈回復系統
★ 設計於90奈米製程輸出頻率為100MHz-1GHz之具可適應性頻寬鎖相迴路★ 高解析度可變動責任週期之同步複製延遲電路
★ 奈米CMOS晶片內序列傳輸之接收器★ 奈米CMOS晶片內序列傳輸之送器
★ 基於鎖相迴路之多重相位脈波產生器★ 低能量時脈儲存元件之分析、設計與量測
★ 具有預先增強器之Gbps串列連結傳送器及全數位超取樣資料回復器★ 應用於10Gbps晶片系統傳輸鏈之低抖動自我校準鎖相迴路設計
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 由於電子產品的設計朝向輕、薄、短、小且多功能發展,使得產品的功耗與功率密度相對增加。在使用多種的產品功能的同時,也代表所需負載的變化量變大,特別是使用通訊網路功能。電源管理晶片的發展因為高轉換效能的技術已經趨於飽和,逐漸朝向能快速響應與提高功率密度發展。一方面電源管理晶片必須依照系統負載需求提供穩定輸出電壓,才能夠使系統能正常工作;另一方面,電子產品體積逐漸縮小,電源管理晶片必須在有限的佈線面積內使用最少的零件數來符合系統需求。因此電源管理晶片具有快速的暫態響應與減少使用零件數的功能成了相當重要的課題。
本論文設計一個具有快速暫態響應輸出漣波電壓控制降壓轉換器,同時也具備了使用零件數少的優點。其中提出以偵測輸出電壓的變化來調整操作頻率,電路取得輸出電壓的變化,適當調整功率電晶體導通週期來調節輸出電壓位準及提升負載調節度。論文中晶片的工作電壓範圍為2.5V~4.6V,操作頻率為1MHz,提供1V的輸出電壓,在外部電感為1.2uH以及外部電容330uF情況下,可供應負載範圍0.01A~1A,輸出電壓的漣波大小為10mV、輸出電壓誤差1%的降壓式轉換器並針對電路提出一套設計流程來完成電路的模擬。因此可以確保在合宜元件及參數下,提出符合應用規格所需之最佳化電路設計。因此依上述之轉換器與設計流程,完成了一個有快速響應、零件數低以及最佳化參數值,來滿足系統功能的增加並提高功率密度。
摘要(英)

As designs of portable electronic products are developed toward being light, thin, short, small and multi-functional, making the power consumption and power density of the products are relatively increased. While using a variety of product features, it also represents that a large amount of load changes is required, especially when using communication network functions. The development of power management chips have become saturated because of the technology of high conversion efficiency, and gradually develop toward the rapid response and high power density. On the one hand, the power management chip must provide a stable output voltage in accordance with the requirements of the system load to make the system work; on the other hand, the size of electronic product gradually reduced; the power management chip must be limited in the wiring area with the fewest of parts to meet system requirement. Therefore, how to make the power management chip with functions of fast transient response and to reduce the number of parts used has become a very important issue.
In this study, a ripple voltage control buck converter with fast transient response output was designed, and it also has the advantage of using fewer parts. We proposed that by detecting the changes of output voltage to adjust the operating frequency, adjust the circuit to obtain the output voltage changes, and adjust the power transistor conduction cycle appropriately to tune the output voltage level and enhance the load regulation. The operating voltage range of the chip is 2.5V ~ 4.6V, the operating frequency is 1MHz and the output voltage is 1V. When the external inductance is 1.2uH and the external capacitance is 330uF, the chip is able to supply a buck converter with load range 0.01A ~ 1A, the Ripple size of output voltage 10mV, and 1% of the output voltage error, and in the study we also proposed a set of circuit design process to complete the circuit simulation. It is therefore possible to ensure that the optimum circuit design is required to meet the applicable specifications under suitable components and parameters. Therefore, according to the converter and the design process described above, a chip with a fast response, low number of parts and optimized parameters are completed to meet the need of increase in system function and power density.
關鍵字(中) ★ 動態響應
★ 漣波電壓控制
★ 降壓式穩壓器
關鍵字(英)
論文目次
摘要 i
Abstract ii
誌謝 iv
目錄 v
圖目錄 vii
表目錄 viii
第1章 緒論 1
1.1 研究背景 1
1.2 穩壓器種類 3
1.2.1 線性穩壓器(Linear Regulation) 3
1.2.2 切換式穩壓器(Switching Regulation) 4
1.3 預計實現之功能及論文架構 8
第2章 穩壓器規格說明 9
2.1 線性調節度(Line Regulation) 9
2.2 負載調節度(Load Regulation) 9
2.3 暫態響應(Transient Response) 10
2.4 切換損失(Switching Loss) 11
2.5 導通損失(Conduction Loss) 12
2.6 轉換效能(Efficiency) 12
第3章 控制電路分類 14
3.1 電壓模式控制(Voltage Mode Control) 14
3.2 電流模式控制(Current Mode Control) 21
第4章 漣波穩壓控制與降壓式轉換器設計流程 25
4.1 遲滯穩壓器(Hysteretic Regulator)[10] 26
4.2 固定導通時間穩壓器(Constant-On-Time Regulator)[10] 28
4.3 固定截止時間穩壓器(Constant-Off-Time Regulator)[10] 30
4.4 降壓式轉換器設計流程 31
第5章 降壓式漣波轉換器設計與模擬 37
5.1 動作原理 37
5.2 電路分析 40
5.3 規格設定與計算 43
5.4 模擬結果 44
5.4.1 規格模擬 45
5.4.2 暫態模擬 47
5.4.3 極限值模擬 48
第6章 結論 51
參考文獻 52
參考文獻

[1]Texas Instruments, “Power Management Guide,”
Application, Oct. 2016
[2]R. W. Erickson and D. Maksimovic, Fundamentals of Power
Electronics,Second Ed., Kluwer Academic Publishers, 2001.
[3]Maxim,“Regulator topologies for battery-powered Systems,”
Application Note 660, Jan. 2001.
[4]G.-A. Rincon-Mora and P. E. Allen, “A low-voltage, low
quiescent current, Low drop-out regulator,” IEEE J.
Solid-State Circuits, vol.33, no. 1, pp.36–44, Jan. 1998.
[5]N. Mohan, T. M. Undeland, and W. P. Robbins, Power
Electronics:Converter, Applications, and Design, Second
Ed., New York: Wiley & Sons,1995.
[6]宋自恆:剖析可攜式電源管理電路的工作原理及IC介紹。取自
http://www.sacg.com.tw/sacweb/marcom/epaper/images/Tech_080802.pdf
[7]徐貴園,「降低寄生元件效應的固定導通時間控制於使用陶瓷電容的降壓電源
轉換器」,國立交通大學,碩士論文,民國101年
[8]Doug Mattingly, “Designing Stable Compensation Networks
for Single Phase Voltage Mode Buck Regulators”, Intersil
Application, Dec. 2003.
[9]R. B. Ridley, “A new, continuous-time model for current-
mode control,”IEEE Trans. on Power Electronics, vol. 6,
no. 2, pp. 271–280, Apr. 1991.
[10]R. Redl and J. Sun, “Ripple-Based Control of Switching
Regulators—An Overview,” IEEE Transactions on Power
Electronics, Vol. 24, no. 12, pp. 2669-2680, Dec. 2009.
[11]梁適安,交換式電源供給器之理論與實務設計,初版三,全華科技,台北
市,民國86年8月
[12]K.-N. Leung and P. K. T. Mok, “A sub-1-V 15-ppm/ C CMOS
bandgap voltage reference without requiring low
threshold voltage device,’’ IEEE J. Solid-State
Circuits, vol. 37, no. 4, pp. 526–530, Apr. 2002.
[13]李玗家,「應用於動態電壓調整之高轉換效能電流偵測與輸出漣波電壓控制
降壓穩壓器」,國立中央大學,碩士論文,民國98年
[14]CMOS COMPARATOR,取自http://webpages.eng.wayne.edu/cadence/ECE7570
/doc/comparator.pdf
[15]National Semiconductor, ”Power ”High-Performance Analog
Seminar 2007
指導教授 鄭國興(Tien-Hsiang Meng) 審核日期 2017-7-27
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明