中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/72199
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 42118824      在线人数 : 1155
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/72199


    题名: 具可變倍率可適性相位頻率偵測器之快速鎖定鎖相迴路;A Fast-locking Phase-locked Loop with a Variable Magnification Adaptive Phase Frequency Detector
    作者: 陳信圭;Chen,Hsin-Kuei
    贡献者: 電機工程學系在職專班
    关键词: 快速鎖定;鎖相迴路
    日期: 2016-07-26
    上传时间: 2016-10-13 14:31:39 (UTC+8)
    出版者: 國立中央大學
    摘要: 本論文設計一個具快速鎖定的鎖相迴路,電路中之振盪器由四級雙端延遲元件所組成,可提供八個相位振盪頻率為2.5 GHz的輸出訊號,整體電路架構採用了多頻帶的電壓控制振盪器以在製程、電壓及溫度(Process Voltage and Temperature,PVT)漂移的條件下都能追鎖到目標頻率並且降低增益(KVCO)。為了加速追鎖過程則提出了具可變倍率之可適性相位頻率偵測器,使控制電壓能較為迅捷地改變,藉此快速消弭相位差,達到快速鎖定的效果。
    本論文實現之具可變倍率可適性相位頻率偵測器之快速鎖定鎖相迴路使用CIC 0.18 μm CMOS 1P6M教育製程來實現,電路操作電壓為1.8 V。鎖相迴路的輸入參考時脈為50 MHz,輸出頻率鎖定在2.5 GHz,鎖定時輸出時脈抖動量為6.62 ps (峰對峰值)。鎖定時間為2.59 μs,功率消耗為14.2 mW,晶片面積為660 660 μm2,核心電路部分面積則為380 400 μm2。
    ;In this thesis, a fast locking PLL is designed. Its oscillator is composed of 4-stage differential delay cells and can output 8 phase, 2.5 GHz clock signals. The oscillator adopts multi-band architecture to locked the target frequency in process、voltage and temperature drift conditions, and lower the gain of the voltage controlled oscillator (KVCO). The variable magnification adaptive phase frequency detector speed up the tracking so that the control voltage could vary agilely and the phase difference could be eliminated rapidly.
    This study was implemented by CIC 0.18 μm CMOS 1P6M education process with 1.8 V supply voltage. A 50 MHz clock is used to be input reference clock of PLL, and the output frequency is 2.5 GHz. The period jitter of output frequency is 6.62 ps (peak-to-peak). The locking time of the proposed PLL is 2.59 μs at 2.5 GHz and the power consumption of the PLL is 14.2 mW. The chip area is 660 660 μm2 and the core area is 380 400 μm2.
    显示于类别:[電機工程學系碩士在職專班] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML959检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明