English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78852/78852 (100%)
造訪人次 : 37057885      線上人數 : 581
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/88859


    題名: 應用於運算記憶體之前瞻可靠度及測試框架-子計畫三:應用於運算記憶體之老化偵測與緩解技術;Aging Detection and Mitigation Techniques for Computing-In-Memories
    作者: 國立中央大學電機工程學系
    貢獻者: 國立中央大學電機工程學系
    關鍵詞: 運算記憶體;老化效應;老化分析;老化偵測演算法;老化緩解策略;Computing-In-Memory (CIM);Aging effect;Aging analysis;Aging detection algorithm;Aging mitigation strategy
    日期: 2022-07-26
    上傳時間: 2022-07-27 11:33:53 (UTC+8)
    出版者: 科技部
    摘要: 此計畫之主要目標為開發抗老化效應的運算記憶體架構與運行策略,來提升運算記憶體的可靠度與生命週期。運算記憶體可以大幅度的提升AI晶片運算效能,因此被視為前瞻半導體產業的重要關鍵技術。本計畫所發展之技術將有效的提升運算記憶體抗老化能力及在使用現場的可靠度,且同時與其他子計畫共同整合開發一完整的運算記憶體之架構、演算法至電路層級可靠度增強技術。本計畫配合政府發展半導體領域之政策,除了有利於前瞻性高科技的人才培養與訓練,所開發技術與專利具有技術領先的優勢,將有助於提升台灣在運算記憶體設計的關鍵技術研發能力,使得IC設計業能夠在此領域取得領先地位,進一步提升台灣的經濟發展。
    關聯: 財團法人國家實驗研究院科技政策研究與資訊中心
    顯示於類別:[電機工程學系] 研究計畫

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML100檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明