English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 44337101 線上人數 : 1477
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUIR
資訊電機學院
電機工程研究所
--博碩士論文
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUIR
‧
管理
NCU Institutional Repository
>
資訊電機學院
>
電機工程研究所
>
博碩士論文
>
Item 987654321/9097
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
資料載入中.....
資料載入中.....
請使用永久網址來引用或連結此文件:
http://ir.lib.ncu.edu.tw/handle/987654321/9097
題名:
CMOS無線通訊接收端模組之設計與實現
作者:
溫清華
;
Xin-Huang Wen
貢獻者:
電機工程研究所
關鍵詞:
直接降頻
;
接收端
;
無線傳輸
;
CMOS
;
receiver
;
homodyne
日期:
2001-06-20
上傳時間:
2009-09-22 11:41:03 (UTC+8)
出版者:
國立中央大學圖書館
摘要:
隨著新世紀的到來,無線通訊產品帶給人們更方便、舒適的環境,但似乎沒有人能知道在HomeRF、Bluetooth和WLAN規格中誰是下一波無線區域網路的主流,然而由於CMOS製程上的快速進步,傳統射頻接收端前級電路中,所使用的主動元件版圖,也起了相當不同的變化,由傳統高成本的砷化鎵(GaAs)、雙極性二極體(BJT)和BiCMOS,逐漸演化到使用CMOS元件,這樣不但降低了製作上的成本,而且加速系統整合的可能性。 為了獲得較佳的系統表現,在本論文中不同的接收器架構將被討論,而相較於傳統的超外插式的接收器架構而言,直接降頻電路擁有極佳的積體化能力、較低的製作成本及較佳的抗映像能力。且由於WLAN利用了訊號的展頻技術,選擇以直接降頻的接收器架構是相當適合的。強大的電路設計軟體不但使產品上市的時間縮短,同時提供了電路設計者,當電路實際應用於真實世界時的觀念,我們將藉由ADS中系統層次(system level)和電路層次(circuit level)上的整合,使我們對真實訊號上的處理更有概念。 傳統上,在高頻電路的設計上,由於矽基板的高損耗缺,高頻操作時的寄生效應是不可忽略的,故在此次的電路設計上使用035的MOS高頻大訊模型,用以減小設計和實際量測間的誤差,並將在本論文中將討論低雜訊放大器、主動式平衡器、混波器和壓控振盪器的設計,並以這些電路完成直接降頻接收器。
顯示於類別:
[電機工程研究所] 博碩士論文
文件中的檔案:
檔案
大小
格式
瀏覽次數
在NCUIR中所有的資料項目都受到原著作權保護.
社群 sharing
::: Copyright National Central University. | 國立中央大學圖書館版權所有 |
收藏本站
|
設為首頁
| 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
隱私權政策聲明