中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9215
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41928839      線上人數 : 1224
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9215


    題名: 應用於ATSC VSB時脈回復之全數位延遲線迴路;All Digital DLL for ATSC VSB Timing Recovery
    作者: 胡嘉琳;Chia-Lin Hu
    貢獻者: 電機工程研究所
    關鍵詞: 延遲線迴路;時脈回復;DLL;Timing Recovery
    日期: 2001-06-30
    上傳時間: 2009-09-22 11:43:18 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在此主要的研究目標是設計一適用於ATSC VSB時脈回復電路之全數位延遲線迴路。此電路有幾個特點 : 第一、整個電路為全數位化,可直接使用硬體語言(Verilog) 描述其功能,且使用自動化佈局工具實現。第二、此電路的主要架構為一串128級的反相器,非常簡單,所佔的面積很小。第三、其偵測電路只有一個D型正反器判斷相位的領先或落後,此方式也很簡易且判斷速度符合規格要求。第四、為了增加迴路對時脈抖動的抵抗能力,我們加上一個信心計數器來確定偵測電路所判斷的值。第五、使用有限狀態機 (finite state machine) 控制整個迴路。 我們透過C和Verilog的模擬驗證其可行性,且使用TSMC 0.35μm 1P4M的製成實現整個硬體架構。整個電路只使用了近3000個邏輯閘,晶片面積為524μm×517μm (不包含I/O 單元) 。晶片測試結果也符合規格的要求,其所能產生之相位解析度為370ps至810ps之間,時脈所產生之抖動在270ps之內。 In this thesis, an all-digital delay locked loop for ATSC VSB timing recovery has been proposed and implemented. The proposed architecture has the following distinguishing features. First, the all the circuit is digitalized. Its functions have been described by hardware description language (Verilog). Auto place and route tool are used to implement the circuit. Second, the main structure of this circuit is a string of 128 inverters. It is very simple to accomplish and the area is small. Third, it uses only the lead-lag decision for the DLL instead of the phase difference information for the DLL to minimize the hardware complexity. Forth, it takes the confidence counter to improve the stability against the clock jitter and environment noise. Fifth, it uses the finite state machine to control the whole circuit. We use C language and Verilog language to simulate the architecture and verify the functionality. Then, the chip had been designed and implemented using TSMC 0.35μm 1P4M technology. The gate count of 3000 reconfirms the simplicity of the architecture. The area of the chip is 524μm×517μm (not including I/O pad). Finally, the test result fits the required specification It products a phase resolution between 370ps to 810ps, and the clock jitter is lower than 270
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明