English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41617583 線上人數 : 1432
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUIR
資訊電機學院
電機工程學系
--研究計畫
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUIR
‧
管理
NCU Institutional Repository
>
資訊電機學院
>
電機工程學系
>
研究計畫
>
Item 987654321/94277
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
資料載入中.....
資料載入中.....
請使用永久網址來引用或連結此文件:
http://ir.lib.ncu.edu.tw/handle/987654321/94277
題名:
應用於112 Gb/s NRZ 高速串列收發器之關鍵技術技術與實現
;
Design and Implementation of Key Techniques in 112 Gb/S High-Speed Serial Transceiver
作者:
鄭國興
貢獻者:
國立中央大學電機工程學系
關鍵詞:
高速串列連結技術
;
低雜訊時脈產生
;
高速資料傳輸的訊號完整度
;
鎖相迴路
;
展頻時脈產生器
;
連續時間線性等化器
;
前饋式等化器
;
決策回饋等化器
;
自適應系統
;
資料與時脈回復電路
;
;
High-Speed Serial Link Technology
;
Low-Noise Clock Generation
;
Signal Integrity of High-Speed Data Transmission
;
Phase-Locked Loop
;
Spread-Spectrum Clock Generator
;
Continuous Time Linear Equalizer
;
Feed-Forward Equalizer
;
Decision-Feedback Equalizer
;
Adaptive system
;
Clock and Data Recovery Circuit
日期:
2024-09-27
上傳時間:
2024-09-30 17:22:49 (UTC+8)
出版者:
國家科學及技術委員會(本會)
摘要:
本計畫探討應用於新世代的高速串列傳輸介面,基於國際組織預期之規格,發展出適用於未來新資料格式的高速串列傳輸關鍵技術,期望在電路應用與可靠度上能夠有進一步的突破,使我國能具備符合未來新版規格之高速串列傳輸技術,在與世界的競爭中創造優勢。
關聯:
財團法人國家實驗研究院科技政策研究與資訊中心
顯示於類別:
[電機工程學系] 研究計畫
文件中的檔案:
檔案
描述
大小
格式
瀏覽次數
index.html
0Kb
HTML
28
檢視/開啟
在NCUIR中所有的資料項目都受到原著作權保護.
社群 sharing
::: Copyright National Central University. | 國立中央大學圖書館版權所有 |
收藏本站
|
設為首頁
| 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
隱私權政策聲明