![]() |
以作者查詢圖書館館藏 、以作者查詢臺灣博碩士 、以作者查詢全國書目 、勘誤回報 、線上人數:47 、訪客IP:18.117.71.244
姓名 林益宏(Yih-hrong Lin) 查詢紙本館藏 畢業系所 電機工程學系 論文名稱 相依電阻設計在負相關上的探討
(Design of Dependent Resistances with Negative Correlations)相關論文 檔案 [Endnote RIS 格式]
[Bibtex 格式]
[相關文章]
[文章引用]
[完整記錄]
[館藏目錄]
[檢視]
[下載]
- 本電子論文使用權限為同意立即開放。
- 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
- 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。
摘要(中) 本篇論文最主要是在利用電阻的變動在佈局上的相關性,探討不同的變動因子來設計具有相關性的電阻對。利用不同區段電阻數量、區段電阻長度、電阻變動範圍,以及區段電阻相對位置和聯結等各個變動因子來規劃出電阻對的相關性。從模擬結果顯示:1.正相關性的區段電阻只能排列得到正相關性的電阻對;2.負相關性的區段電阻,串聯排列只能得到負相關性的電阻對;和3.負相關性的區段電阻,並聯排列可得到正和負相關性的電阻對。 摘要(英) This paper presents the correlation resistor pair with variation factor from the spatial correlation of resistor variation. Segment number, aspect ratio, tolerance, connecting structure, and relative location are the design consideration of resistor pair.
Simulation results know that : 1. Segments with positive correlation only get resistor pair with positive correlation ; 2. Series segments with negative correlation get resistor pair with negative correlation ; and 3. Parallel segments with negative correlation can get resistor pair with positive and negative correlation.關鍵字(中) ★ 相依電阻
★ 負相關關鍵字(英) ★ Dependent Resistances
★ Negative Correlations論文目次 第一章 簡介………………………………………………………..01
第二章 導言………………………………………………………..02
2.1 設定參數………………………………………………………...03
2.1.1區段電阻……………………………………………..........03
2.1.2目標(組成)電阻…………………………………………......03
2.1.3區段電阻相關係數………………………………………….03
2.1.4目標電阻相關係數………………………………………….03
2.2 區段電阻的空間相關性………………………………………...03
2.2.1前言……………………………………………….……….....03
2.2.2電阻在空間上的假設……………………………………......03
2.2.3相關性矩陣………………………...………………………...05
2.3 負相關性的導入………………………………………………...06
2.3.1前言……………………………………………………….....06
2.3.2 負相關性……………………………………………...……..06
2.3.2 負相關性的導入………………………………….………....06
2.4電阻的匹配概念……………………………………………..…..08
2.4.1前言………………..…………………………………….…..08
2.4.2不匹配因子公式…………………………………………....08
2.5三倍標準差的概念…………………………………………..…..08
2.5.1前言……………………………………………………….....08
2.5.2三倍標準差…………………………………..……………...08
第三章 電阻上的分析規劃………………………………………..09
3.1 前言……………………………………………………………...09
3.2 電路架構的建立………………………………………………...09
3.2.1電路架構的模擬條件……………………..………………...09
3.2.2模擬條件的設定……………..……………………………...09
3.2.3正相關電路架構的模擬條件………...……………………...09
3.2.4負相關電路架構的模擬條件………………………...……...10
3.3 正相關模擬討論………………………………………………...10
3.3.1前言…………………………………………………………..10
3.3.2正相關性的模擬結果…………………………...…………...11
3.3.3模擬結果討論…………………………………...…………...11
3.4 負相關性模擬規劃……………………………………………...12
3.4.1前言………………………………………………..………...12
3.4.2正相關性與負相關性……………………...………………...12
3.4.3區段電阻數目…………………………...……………...12
3.4.4串聯與並聯………………………………...…………...12
3.4.5區段電阻長度……………………………….…………...12
3.4.6三倍標準差變化…………………………………………..12
第四章 電阻負相關性的模擬結果………………...…………...13
4.1 前言……………………………………………………………...13
4.2 串聯為主的模擬結果…………………………………………...13
4.2.1區段電阻數目不同的模擬結果………..…………………...13
4.2.2區段電阻長度不同的模擬結果………..……………...14
4.2.3三倍標準差不同的模擬結果………………………..……...17
4.3 並聯為主的模擬結果…………………………………………...17
4.3.1區段電阻數目不同的模擬結果………………..…………...18
4.3.2區段電阻長度不同的模擬結果…………………..………...19
4.3.3三倍標準差不同的模擬結果……………………..………...23
4.4 摘要……………………………………………………………...24
4.5 串聯並聯的結合………………………………………………...25
4.5.1先並聯後串聯的模擬結果……………..…………………...25
4.5.2先串聯後並聯的模擬結果……………..…………………...25
第五章 電阻負相關性的模擬分析…………………..…………...27
5.1 前言……………………………………………………………...27
5.2 正負相關性的變化……………………………………………...27
5.3 串並聯的變化…………………………………………………...27
5.4 區段電阻長度變化的分析……………………………………...27
5.5 三倍標準差變化的分析………………………………………...28
5.6 目標電阻相關性在並聯的規律性……………………………...28
5.6.1 前言…………………………………………………….…...28
5.6.2 模擬結果………………………………….………………...28
5.6.3 目標電阻相關性曲線朝向正相關………………….……...29
5.6.4 目標電阻相關性曲線朝向負相關…………….…………...31
5.6.5 目標電阻相關性曲線朝向最負相關性…………….……...32
5.6.6 摘要………………………………………………………....32
5.7 目標電阻相關性在串聯的規律性……………………………...34
5.7.1 前言…………………………………………………….…...34
5.7.2 模擬結果……………………………………….…………...34
5.7.3 目標電阻相關性曲線沒有收斂………….………………...35
5.7.4 目標電阻相關性曲線具收斂&最負相關性………………37
5.7.5 摘要………………………………………………………...38
5.8 預測與驗證……………………………………………………...39
5.8.1 區段電阻數為五時的預測………………….……………...39
5.8.2 區段電阻數為五時的模擬結果…….....………………...39
5.8.3 區段電阻數為六時的預測…………………………….…...40
5.8.4 區段電阻數為六時的模擬結果………………….………...40
5.9 相依電阻設計流程…..………………………………………42
第六章 結論……………………………………………………......43
第七章 參考資料……………………………………...………...44參考文獻 [1] Patrick G. Drenna, “ Diffused Resistor Mismatch Modeling and Characterization ”, Bipolar/BiCMOS Circuits and Technology Meeting, 1999. Proceedings of the 1999,26-28 Sept. 1999 Page(s):27-30.
[2] Yu Lin and Randall Geiger, “ Resistor Layout Techniques for Enhancing Yield in Ratio-Critical Monolithic Applications ”, Circuits and Systems, 2001. MWSCAS 2001. Proceedings of the 44th IEEE 2001 Midwest Symposium on . VOL:1 14-17 Aug. 2001 Page(s): 259-262 .
[3] Forde Larsen, Mohammed Ismail, and Christopher Abel, “ A Versatile Structure for On-Chip Extraction of Resistance Matching Properties ”. Semiconductor Manufacturing, IEEE Transactions on ,VOL: 9, Issue: 2, May 1996, pp.281-285.
[4] Horsky, P., ” A 16 bit sign monotonic precise current DAC for sensor Applications ”, Design, Automation and Test in Europe Conference and Exhibition, 2004 Proceedings , VOL: 3 ,16-20 Feb. 2004, pp. 34-38.
[5] Yonghua Cong and Randall L. Geiger, ” Switching Sequence Optimization for Gradient Error Compensation in Thermometer- Decoded DAC Arrays ”, Circuits and Systems II, Analog and Digital Signal Processing, IEEE Transactions on, VOL. 47, No. 7, July 2000, pp. 585-595
[6] Y. Nakamura, T. Miki, A. Maeda, H. Kondoh and N. Yazawa, “ A 10-b 70-MS/s CMOS D/A Converter ”, IEEE J. Solid-State Circuits, VOL. 26, Apr. 1991, pp. 637-642.
[7] Jurgen Deveugele, Geert Van der Plas, Michiel Steyaert, and Willy Sancen, “ A Gradient Error and Edge Effect Tolerant Switching Scheme for a High Accuracy DAC ”, Circuits and Systems I, Regular Papers, IEEE Transactions on, VOL. 51, NO. 1, January 2004, pp. 191-195
[8] 林智勝, “Tango-RM: An Enhanced Permutation Scheme for Resistor-String Successive Reference Generation “, 中華大學電機工程所碩士班論文2004.
[9] 陳煌益, “ Design of Dependent Resistances ”, 中華大學電機工程所碩士班論文2005.指導教授 陳竹一(Jwu-E Chen) 審核日期 2007-7-23 推文 plurk
funp
live
udn
HD
myshare
netvibes
friend
youpush
delicious
baidu
網路書籤 Google bookmarks
del.icio.us
hemidemi
myshare