DC 欄位 |
值 |
語言 |
DC.contributor | 電機工程學系 | zh_TW |
DC.creator | 陳君瑋 | zh_TW |
DC.creator | Jing-Wai Chen | en_US |
dc.date.accessioned | 2000-6-28T07:39:07Z | |
dc.date.available | 2000-6-28T07:39:07Z | |
dc.date.issued | 2000 | |
dc.identifier.uri | http://ir.lib.ncu.edu.tw:444/thesis/view_etd.asp?URN=87324082 | |
dc.contributor.department | 電機工程學系 | zh_TW |
DC.description | 國立中央大學 | zh_TW |
DC.description | National Central University | en_US |
dc.description.abstract | 本論文中我們將使用德州儀器公司(TI)的TMS320C6x 數位信號處理器(DSP)針對數位通信系統中之π/4-shifted DQPSK調變/解調器之完全數位化設計作一探討及研究。本論文也將探討時序恢復法則(Timing Recovery)及低通(方根昇餘弦)濾波器於DSP C6x上實作之設計方法。本系統中的時序恢復方法是以固定的時間週期做取樣,再將取樣訊號輸入內插值器(Interpolator)來做調整;我們也將利用最佳化法則設計出低通(方根昇餘弦)IIR數位濾波器的轉移函數,配合C6x的程式最佳化。經由本專題對數位調變/解調,時序恢復及數位低通濾波器的效能最佳化設計,將可使本系統完成即時運算的需求及通訊系統內各部份設計的研究。
無線通訊環境下通道衰減的形式大致上可分為非頻擇性通道及頻擇性通道,本論文主要針對非頻擇衰減通道環境,以π/4-shifted DQPSK對此衰減通道下經過擦失的錯誤機率做分析討論。其中在擦失解碼策略上,考慮使用R-S碼作擦失解碼,以更進一步提高系統效能。 | zh_TW |
DC.subject | 數位調變/解調器 | zh_TW |
DC.subject | IIR數位濾波器 | zh_TW |
DC.subject | 內插值器(Interpolator) | zh_TW |
DC.subject | π/4-shifted DQPSK | en_US |
DC.title | 全數位化π/4-shifted DQPSK 之分析與實現 | zh_TW |
dc.language.iso | zh-TW | zh-TW |
DC.type | 博碩士論文 | zh_TW |
DC.type | thesis | en_US |
DC.publisher | National Central University | en_US |