博碩士論文 108521045 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:65 、訪客IP:3.141.31.108
姓名 黃則家(Tse-Chia Huang)  查詢紙本館藏   畢業系所 電機工程學系
論文名稱 針對高品質重複測試之自動規劃測試防護帶實現
(Achievement of Auto Guard-banding in High Quality Repeat Test)
相關論文
★ E2T-iSEE:應用於事件與情感狀態轉移排程器之編輯★ “偶”:具情感之球型機器人
★ 陣列區塊電容產生器於製程設計套件之評量★ 應用於數位家庭整合計畫影像傳輸子系統之設計考量與實現
★ LED 背光模組靜電放電路徑★ 電阻串連式連續參考值產生器於製程設計套件之評量
★ 短篇故事分類與敘述★ 延伸考慮製程參數相關性之類比電路階層式變異數分析器
★ 以電子電路觀點對田口式惠斯登電橋模擬實例的再分析★ 應用於交換電容ΔΣ調變電路之電容排列良率自動化擺置平台
★ 陣列MiM電容的自動化佈局★ 陣列MiM電容的平衡接點之通道繞線法
★ 氣象資訊達人★ 嵌入式WHDVI多核心Forth微控制器之設計
★ 應用於電容陣列區塊之維持比值良率的通道繞線法★ 使用於矽穿孔耦合分析之垂直十字鏈基板結構
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   至系統瀏覽論文 ( 永不開放)
摘要(中) 這項研究使用一種以統計概念開發的 IC 測試模型,並以測試良率與測試品質
做為測試結果的評斷標準。此模型以常態分佈為基礎,納入多項表達製造能力與測
試能力的參數,並輔以測試防護帶與重複測試的概念,衍伸出一套嶄新的測試機制,
其中,重複測試包含了重複測試方案與多重測試方案。
對於重複測試,不管使用哪一種測試方案都能帶來測試良率與品質的提升,但
在使用前述的數學模型時,無法快速的得出適合的測試參數,故我們對其進行分析
並獲得遞迴表示式,在此數學模型的基礎下,進一步推演出迭代法(iteration method)
與二分法(bisection method)的自動規劃測試防護帶的測試系統(auto-guardbanding),
其能在固定測試品質與次數的條件下,迅速得出適當的測試規格。
對於重複測試中的兩種測試方案,其包括的測試與製造的隨機與不穩定特性,
使我們無法直觀的評判出兩者的優劣,但在大量數據的比較下得到在相同測試品
質的要求下,重複測試方案會有較好的測試良率。
摘要(英) This study uses a statistically developed IC test model with test yield and test quality as
the criteria for evaluating test results. The model is based on the normative distribution
and incorporates a number of parameters that express manufacturability and testability,
and is supplemented by the concept of test shields and re-testing, which proposes a new
testing mechanism.
Among them, the re-testing includes the re-testing scheme and the multi-testing scheme.
However, when using the aforementioned mathematical model, it is not possible to
quickly derive suitable test parameters, so we analyze it and obtain a recursive expression.
Based on this mathematical model, the iteration method and the bisection method are
further deduced from the automatic-guardbanding test system, which can quickly derive
the corresponding test specifications with a fixed test quality and frequency.
The random and unstable characteristics of the test and manufacturing of the two
test solutions in the retest make it impossible for us to evaluate the advantages and
disadvantages of the two solutions. But under the comparison of a large amount of data,
the repeat test method will have a better test yield under the same test quality requirements.
關鍵字(中) ★ 重複測試
★ 自動測試防護帶規劃
★ 測試品質
關鍵字(英) ★ repeat test
★ auto guard-band
★ test quality
論文目次 摘要 i
ABSTRACT ii
誌謝 iii
CONTENTS iv
LIST OF FIGURES vi
LIST OF TABLES v
第一章 緒論 1
第二章 預備知識 4
2.1 製造良率估算 4
2.2 臨界比較式測試 6
2.3 測試良率與測試品質的評估 6
2.4 測試防護帶 8
2.5 重複測試 9
第三章 重複測試之測試防護帶自動規劃 12
3.1 重複測試公式的簡化與遞迴化 12
3.1.1 各次測試之獨立性 13
3.1.2 測試良率之化簡 14
3.1.3 測試良率公式之遞迴化 17
3.2 測試防護代之自動規劃之實現17
3.2.1 跌代法 17
3.2.2 二分法 23
第四章 自動規劃系統運作與對多重測試方案之比較 25
4.1 自動規劃系統運作結果 25
4.2 重複測試方案與多重測試方案之比較 28
第五章 結論 48
參考文獻 49
參考文獻 [1] International Technology Roadmap for Semiconductors, Test and Test Equipment.
2001. http://www.itrs2.net/itrs-reports.html 2001, 5-6.
[2] International Technology Roadmap for Semiconductors 2.0., System Integration.
2015. http://www.itrs2.net/itrs-reports.html 2015 , 7-13.
[3] R. J. Montoya, “Using Tester Repeatability to Improve Yields”, In Proceedings of
International Test Conference, pp. 270-274, Washington, DC, USA, Sep. 1992.
[4] S. C. Horng et al. 2003. “Reducing the overkills and retests in wafer testing process,”
In Proceeding of Advanced Semiconductor Manufacturing Conference and Workshop,
2003 IEEEI/SEMI, Munich, Germany, WCECS 2011. San Francisco, USA, 1058-1063.
[5] C. -H. Yeh and J. -E. Chen, “Multiple Tests for Maximizing the Yield without
Degrading Quality,” in Proc. of the 3rd VLSI Test Technology Workshop, pp.76-81,
Taiwan, 2009.
[6] J. -E. Chen and C. -H. Yeh, “Test Guardbanding for Yield and Quality Estimation,”
in Proc. of the. International Test Synthesis Workshop, pp. 114-115、USA, 2004.
[7] C. L. Henderson, R. H. Williams, and C. F. Hawkins, “Economic Impact of Type I
Test Errors at System and Board Levels,” in Proc. of the International Test Conference
(ITC), pp. 441-451, Baltimore, MD、USA, 1992.
[8] West. B. G. 1999, “Accuracy requirements in at-speed functional test,” International
Test Conference 1999, Proceedings (IEEE Cat. No.99CH37034). Atlantic City, NJ, USA,
780-787, https://doi.org/10.1106/TEST.1999.805808.
[9] C. -H. Yeh and J. -E. Chen, “Repeated Testing Applications for Improving the IC Test
Quality to Achieve Zero Defect Product Requirements,” Journal of Electronic Testing,
Vol 35, 4, pp. 459–472, 2019.
指導教授 陳竹一(Jwu-E Chen) 審核日期 2022-1-21
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明