博碩士論文 944206027 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:45 、訪客IP:18.118.169.155
姓名 邱建旗(Jian-Chi Chiou)  查詢紙本館藏   畢業系所 工業管理研究所
論文名稱 混合脊椎與外圍式之晶圓廠設施規劃
(A research of blend spine-configuration with Perimeter-configuration facility layout problem)
相關論文
★ 佈置變更專案工程的執行研究 -以H公司研發單位為例★ MIL-STD-1916、MIL-STD-105E與結合製程能力指標之抽樣檢驗計畫
★ 建構客戶導向的製造品質資訊系統--以某筆記型電腦專業代工廠商為例★ GMP藥廠設施佈置規劃的探討--以E公司為研究對象
★ 應用Fuzzy c-Means演算法之物流中心位址決策模式研究★ 品質資訊系統之規劃與建構 -- 以某光碟製造公司為研究對象
★ 從製程特性的觀點探討生產過程中SPC管制圖監控運用的適切性 -- 以Wafer Level 封裝公司為例★ 六標準差之應用個案研究-以光學薄膜包裝流程改善為例
★ 利用六標準差管理提昇中小企業之製程品質-以錦絲線添加防銹蠟改善為例★ 專業半導體測試廠MES 系統導入狀況、成果及問題之探討-以A 公司為例
★ 以RFID技術為基礎進行安全管理導入-以A公司為例★ 如何提昇產品品質及降低成本—以光碟壓片廠A公司為例
★ ERP導入專案個案分析—以半導體封裝廠A公司為例★ 石英元件製造業之延遲策略應用— 以T公司為研究對象
★ 十二吋晶圓廠自動化搬運系統規劃與導入—以A公司為例★ 半導體封裝產業之生產革新改善活動-A半導體股份有限公司導入經驗探討-
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 目前國內半導體業者正積極投入設立12 吋晶圓廠,而半導體產業是屬於高資本投資的產業,興建一座半導體晶圓製造廠往往需要至少五至七佰億新台幣,且隨著新製程的改善,其所需的投資成本亦會隨著增加;再加上台灣土地狹小,價格昂貴,取得越來越不容易,以及晶圓廠本身的一些特性如廠房地板下需埋設管線設備以及晶圓製造的加工途程,具有高度的迴流(Reentrant),造成物料搬運活動非常頻繁,如果以傳統人工搬運車搬運晶圓,則效率必然低落等特性,使得晶圓廠一旦完工後,日後若想更改原始佈置顯得困難重重。因此,晶圓製造廠的佈置方式以及自動化搬運系統的配置在初期規劃階段就顯得格外的重要。
半導體產業中物流最佳化設計的目的是在於減少晶圓搬運損傷、提高良率及生產量、降低cycle time、減低在製品存量及縮短交期,因此,如何規劃出更有效率的廠房佈置,將有限的空間做最有效率的運用,進而提高生產績效、降低成本,成為現代製造系統中重要的一環,也成為企業獲益的重要因素。
本研究的主要動機在於運用設施規劃的方式,針對現有晶圓廠設施佈置及自動化物料搬運系統配置進行佈置改善,並透過啟發式演算法與數學模型來縮短晶圓間的搬運距離用以解決晶圓廠中Interbay系統的物料搬運問題,希望在考慮求解時間及解答品質下,得到一個最佳的佈置方案。同時更可以因為減少晶圓搬運距離而提高機器設備的使用率,並且降低晶圓的製造以及搬運成本。本研究將針對『晶圓廠內設施規劃』中『脊椎式』和『外圍式』混合的設施規劃問題做有系統的規劃與佈置。
摘要(英) In recent years, semiconductor manufacturing (SM) companies enthusiastically establish 300-mm fabs. However, establishing a new SM facility needs at least multi-billion US dollars. With the limited area in Taiwan, large footprints not only pose constraints for the facility designer but present challenge in the design of automatic material handling system (AMHS). SM is a highly sophiscated operation with various processes to be performed, and SM factories typically have reentrant flow to introduce the incresed number of process steps. In response to such challenge, it has become necessary to eliminate the manual handling of the wafers. As a result, facility layout design and AMHS are two major aspects to achieve a sucessful 300-mm fab.
The purpose of the optimazation of material transport is to reduce cycle time, work in process (WIP), delivery time, and increase yield. Therefore, the approach attepmpted to incorporate facility layout and AMHS simulataneously has become a critical factor on factory operation.
This paper focuses on using the integrated fab layout to achieve a short transportation distance of interbay by employing heuristic algorithm and mathematical programming model. In addition, this paper proposes this two-stage procedure can obtain a good quality solution. Based on this analysis, effective facility layout is shown to reduce tansportation distance of wafer lots, and increase equipment utility. This pape will mainly aimed double-loop configuration(which is blend spine-configuration with Perimeter-configuration) facility layout problem.
關鍵字(中) ★ 設施規劃
★ 啟發式演算法
★ 數學模型
★ 模擬退火法
★ 流量分析法
關鍵字(英) ★ facility layout
★ mathematical programming model
★ Simulated Annealing
★ heuristic algorithm
★ flow line analysis
論文目次 中文摘要 I
英文摘要 II
致謝 III
目錄 IV
圖目錄 1
表目錄 VIII
第一章、緒論 1
1.1 研究背景 1
1.2 研究動機與目的 3
1.3 研究範圍與假設 4
1.4 研究方法與進行步驟 4
第二章、文獻探討 6
2.1 設施規劃文獻探討 6
2.2 晶圓廠佈置規劃探討 12
2.2.1 晶圓廠Bay的佈置相關文獻 13
2.2.2 晶圓廠軌道佈置相關文獻 18
2.2.3 Stocker的設置相關文獻 21
第三章、研究方法 24
3.1 方法架構與流程 24
3.2 內、外迴圈上之BAY的排列順序 27
3.2.1 評估標準 28
3.2.2 行走距離之計算 29
3.2.3 Bay間的最小安全距離計算 30
3.2.4 Bay排列順序的階段建立 31
3.2.5 第一階段- FLA method 32
3.2.6 粗估Bay間之距離 45
3.2.7 擬退火法﹝Simulated Annealing; SA﹞ 50
3.3 將單向迴圈上的BAY調整成上下兩列之佈置方法 55
3.3.1 第一階段-使用篩選方法找出適合調整線段 57
3.3.2 第二階段-計算額外增加成本找出最適之調整佈置 60
3.4 建立調整單向迴圈上各BAY最佳位置之數學模式 64
3.5 在單向迴圈下BAY的STOCKER之最佳位置設置 67
3.6 建立單向迴圈上BAY間的捷徑(SHORTCUT)最佳位置方法 69
第四章、實驗結果與分析 70
4.1 實驗目的與方法 70
4.1.1 實驗環境假設 70
4.2 單向迴圈下之設施佈置 71
4.3 FLA之實驗分析 72
4.4 實驗數據 73
4.4.1 Bay的順序排列 75
4.4.2 將迴圈上的Bay調整成上下兩列之佈置 78
4.5 調整單向迴圈上各最佳位置 84
4.6 BAY的STOCKER之最佳位置 86
4.7 BAY的SHORTCUT之最佳位置 89
第五章、結論與未來研究 94
5.1 結論 94
5.2 論文貢獻 95
5.3 後續研究及相關建議 95
參考文獻 97
附錄 104
參考文獻 英文部分
1. Abdinnour-Helm, S., and Hadley, S. W., 2000, “Tabu search based heuristics for multi-floor facility layout,” International Journal of Production Research, vol. 32, no.2, pp. 365-383.
2. Abdou, G., and Dutta, S. P., 1990, “An integrated approach to facilities layout using expert systems,” International Journal of Production Research, vol. 28, no. 4, pp. 685-708.
3. Badiru, A. B.,and Arif, A.,1996, “Facility layout expert system using fuzzy linguistic relationship codes,” IIE transactions . Vol. 28, no. 4, pp. 295-308.
4. Balakrishnan, J., Cheng, C. H., and Wong, K. F., 2003, “FACOPT:a user friendly facility layout optimization system,” Computer and Operations Research, vol. 30, no. 11, pp. 1625-1641.
5. Banerjee, P., and Zhou, Y., 1995, “Facilities layout design optimization with single loop material flow path configuration,” International Journal of Production Research, vol. 33, no. 1, pp. 183-203.
6. Baykasoglu, A., and Gindy, N. N. Z., 2001, “A simulated annealing algorithm for dynamic layout problem,” Computer and Operations Research, vol.28, no. 14, pp. 1403-1426.
7. Bozer, Y. A., Meller, R. D., and Erlebacher, S. J., 1994, “An improvement-type layout algorithm for single and multiple-floor facilities,” Management Science, vol.40, no.7, pp. 918-932.
8. Campbell, P. L. and Laitinen, G., 1997, “Overhead intrabay automation and microstocking-A virtual fab Case Study,” Advanced Semiconductor Manufacturing Conference and Workshop, IEEE /SEMI, pp. 368-372.
9. Cardarelli, E. and Pelagagge, P. M., 1995, “Simulation tool for design and management optimization of automated interbay material handling and storage systems for large wafer web,” IEEE Transactions on Semiconductor Manufacturing, vol.8, no.1, pp. 44-49.
10. Cardarelli, G., Marcello, P. and Granito, A., 1996 ,“Performance analysis of automated interbay material handling and storage systems for large wafer fab”, Robotics & Computer-Integrated Manufacturing, vol.12, no.3, pp. 227-234.
11. Carrie, A. S., 1980, “Computer-aided layout planning - the way ahead,” International Journal of Production Research, vol. 18, no. 3, pp. 283-297.
12. Chae, J. J., and Peters, B.A., 2006, “A simulated annealing algorithm based on a closed loop layout for facility layout design in flexible manufacturing systems,” International Journal of Production Research, vol. 44, no. 13, pp. 2561-2572.
13. Chang, C. F., and Chang, S. K., 1998, “A layer-based approach for semiconductor fabrication facilities,” Advanced Semiconductor Manufacturing Conference and Workshop, IEEE/SEMI, pp. 385-390.
14. Chen, C. W., and Sha, D. Y., 2005, “Heuristic approach for solving the multi-objective facility layout problem,” International Journal of Production Research, vol. 43, no. 21, pp. 4493-4507.
15. Chiang, W. C., and Kouvelis, P., 1996, “An improved tabu search heuristic for solving facility layout design problems,” International Journal of Production Research, vol. 34, no. 9, pp. 2565-2585.
16. Chick, S., S
指導教授 何應欽(Ying-Chin Ho) 審核日期 2007-7-6
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明