中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/10074
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41780536      線上人數 : 1961
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10074


    題名: 低複雜度與低功率MP3與其高頻重現部份之設計;A Low Complexity and Low Power MP3 Design with it's SBR Extension
    作者: 吳佳頴;Chia-Ying Wu
    貢獻者: 電機工程研究所
    關鍵詞: 高頻重現;低功率;MP3;SBR;Hybrid Filter Bank;ASIC;Low Power
    日期: 2008-03-18
    上傳時間: 2009-09-22 12:05:44 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: MPEG Layer 3 (MP3)是目前最為普遍的數位音訊壓縮格式,不管是在一些硬體的裝置或是軟體上的應用。最近,MP3已經成為個人數位音樂娛樂的代名詞。許多SOC (system-on-chip)系統都加入MP3當作它的附加功能,例如一些手機或隨身的裝置。市面上也有許多MP3 player的產品在販賣。由於考慮到市場的快速需求,目前一般的做法會採用DSP或是RISC processor的方式去實現。但是採用這種做法並不是一個最佳化的方式,因為它們並不是針對MP3所做的硬體設計,所以會有些多餘的電路,造成較大的功率消耗和面積。另外過多的記憶體使用量也是一個問題。 因為一些手攜式裝置上的應用,功率消耗和產品的成本變得格外重要。記憶體的使用就必須很小心規劃,因為記憶體的使用相當的耗成本以及功率消耗。我們採用了完全ASIC的方式去實現MP3解碼器,可以改善processor所產生的問題,使我們的設計達到低功率和低成本以適用於一般消費性的裝置中。 除了以ASIC做設計所產生的優點,透過仔細觀察MP3的解碼流程,我們可以進一步做改善。在本論文中,針對我們的MP3解碼器架構提出了一些降低功率的技術以及採用最精簡的記憶體使用量。 此外,我們還針對高頻重現部份做設計,採用硬體共用架構,來達到較小面積設計,以及較高的硬體使用率。 MPEG Layer 3 (MP3) is the most popular audio compression format in the world for both hardware-based devices and software-based applications. Presently, MP3 has turned into a synonym for personalized music entertainment for millions of people. Based on the consideration of fast time-to-market, a general-purpose DSP or RISC processor is the common implementation approach for MP3 decoder. Since the hardware is not dedicated for MP3 application, some architecture parts in the processor are not utilized completely. The cost of each product is relatively high and the power dissipation is also a problem. Since the MP3 decoder is targeted to fit into a small portable, it is necessary to minimize the power consumption and cost. Identically, it is always reasonable to reduce the memory requirements since memory is expensive and consumes power. By use of the pure-ASIC approach, we can provide a consumer-economical solution for MP3 audio decoder with the advantages of low-cost and low-power design. Instead of the benefits obtained from dedicated hardware design, it still exist some improvements by well analysis on the individual features of MP3 decoding. This thesis is targeted on the architecture implementation with some proposed techniques to achieve a low power and memory-optimized design. Beside, we also design the SBR architecture using hardware sharing methods. So our design can achieve small area and high hardware utilization.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明