English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78852/78852 (100%)
造訪人次 : 38272208      線上人數 : 459
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10081


    題名: 電阻串數位類比轉換器之類比多工器設計;Design of Analog Multiplexer in a Resistor-String DAC
    作者: 陳保霖;Bao-Lin Chen
    貢獻者: 電機工程研究所
    關鍵詞: 類比多工器;Analog Multiplexer
    日期: 2007-07-04
    上傳時間: 2009-09-22 12:06:00 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 本篇論文為實現多級與單級256-對-1類比多工器,僅採用NMOS傳輸閘作為開關閘,對此類比多工器提出突波分析並且比較突波造成開關位準不精確的原因,發現存在於多級架構多工器的關鍵路徑上,預先充電現象將會使得電路產生很嚴重的突波,所以得到單級256-對-1類比多工器是最佳的設計,同時我們再最佳化解碼器電路設計,使得突波從13.3 VLSB(多級)最後改善到0.5 VLSB(單級)。 This paper aims to implement an analog multiplexer by using only NMOS pass transistor as switching gate.Two types of structures including multi-stages and single-stage are compared to evaluate their circuit performance. For these analog multiplexers, glitch analysis is proposed and applied to explore the factor of inaccuracy of voltage level due to switching. It is shown that the mechanism of pre-charge will cause a serious glitch effect on the critical path of a multi-stages analog multiplexer. Finally the single-stage structure is adopted. By optimizing the design of the corresponding decoders, the glitch can be significantly reduced from 13.3 VLSB for multi-stages to 0.5 VLSB for single-stage.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明