中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/10421
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41742796      線上人數 : 1411
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10421


    題名: 多位元鍺奈米晶粒非揮發性記憶體單胞元之製作與特性研究;Fabrication and Characterization of Multi-Bit Nonvolatile Memory Cell with Ge Nanocrystals
    作者: 張穎弘;Yin Home Zhang
    貢獻者: 電機工程研究所
    關鍵詞: 三維結構;鍺奈米晶粒;多位元;TMAH蝕刻;非揮發性記憶體;TMAH etching;nonvolatile memory;multi-bit;3-D structure;Ge nanocrystal
    日期: 2009-07-03
    上傳時間: 2009-09-22 12:16:20 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要:   目前非揮發性記憶體在元件尺寸持續微縮的趨勢下,其需求為高密度記憶單元、低功率損耗、快速讀寫操作、以及良好的可靠度。奈米晶粒非揮發性記憶體可能取代傳統的浮動閘極記憶體,由於奈米晶粒可視為電荷存層中彼此分離的儲存點,可以有效改善小尺寸記憶體元件在多次操作後的資料儲存能力。   本論文的主題是研製以鍺奈米晶粒當作電荷儲存點的多位元密度非揮發性記憶體單胞元。首先探討製程步驟不太複雜的鍺奈米晶粒閘極堆疊層的性質,調整其製程參數使其可擁有最佳的電荷儲存效能,主要著重於大的記憶窗口、分佈均勻且密度高的鍺奈米晶粒層等特性。接著再將製程參數及效能最佳化的鍺奈米晶粒閘極堆疊應用多位元密度的非揮發性記憶體單胞元。單胞元係利用三維立體結構的設計,將電荷儲存點製作在矽洞的四側斜邊,使非揮發性記憶體單胞元擁有四個位元的儲存位置,此非揮發性記憶體單胞元製程與現階段的積體電路製程相容,所以具商業化的可能性。   Current requirements of nonvolatile memory (NVM) for the scaling down device are high density cells, low-power consumption, high-speed operation and good reliability. The nonvolatile memories with nanocrystals are one of promising candidates to substitute for the conventional floating-gate memory, because the nanocrystals discrete charge storage nodes have effectively improved the data retention under endurance test for the scaling down device.   In this thesis, the multi-bit nonvolatile memory cell with Ge nanocrystals as the charge trapping nodes has been fabricated and demonstrated. Firstly, the Ge nanocrystals gate stack with rather simple fabrication process has been studied to optimize process conditions and performance (e.g. large memory window and high density Ge nanocrystals with uniform distribution, etc.). Then, the optimum Ge nanocrystals gate stack was used to fabricate the multi-bit NVM cell. The application of three-dimensional cell structure led the cell to the advantage of multi-bit capacity. The fabrication processes of this NVM cell were compatible with current IC manufacturing process. The multi-bit NVM cell studied commercialization in the feature.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明