中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/66897
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 41642547      在线人数 : 1402
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/66897


    题名: 以軟硬體協同設計之 HE-AAC 音訊解碼器;A Hardware/Software Co-Design of High Efficiency AAC Audio Decoder
    作者: 陳德銘;Chen,De-ming
    贡献者: 電機工程學系
    关键词: 音訊解碼;積體電路設計;AAC 解碼器;AAC;VLSI;audio
    日期: 2014-12-17
    上传时间: 2015-03-16 15:58:48 (UTC+8)
    出版者: 國立中央大學
    摘要: 這篇論文主要是在呈獻出以軟硬體協同設計的方式時實現high efficiency advanced-audio-coding (HE-AAC) 的音訊解碼器, 基於我們複雜度的分析我們可以把這個音訊系統切個成兩個部分. 我們的軟體實現的部分為bitstream parser 和 低運算複雜度的部分, 其他高運算複雜度的地方以硬體實現,我們設計硬體的部分是以VLSI 的IP 方式呈現,在我們決定要以硬體方式實作出來的四個模組。其中IMDCT, analysis quadrature mirror filterbank (AQMF), synthesis quadrature mirror filterbank (SQMF). 這三個模組是以拆解成radix-2 FFT的方式去實現。在我們的設計之中,我們的IP有包上BUS的Wrapper和一些系統層級的實現方式. 我們以TSMC090 的製程去實現我們的設計. 我們的設計約為150K的gate count. 另外我們的IP以1.75MHz極低的運行時脈實現. 所以我們的功率消耗可以低至 7.69mw. 之後我們更進一部的將我們的IP 移植到ARM base 的開發板上可以達到即時的音樂播放. 當在ARM 系統的平台上,使用我們的IP 時可以保留ARM processor 約91.26% 的運算負載。;This paper presents an implementation of hardware/software co-design for high efficiency advanced-audio-coding (HE-AAC) audio decoder. Based on our computation analysis, the decoder system is partitioned into software part and hardware part respectively. We allocate the lower complexity part and bitstream parser with the software solution, and the higher complexity part with the hardware solution. We design the hardware part as an intellectual property (IP) in VLSI design domain. As in this dedicated hardware, four units are developed to cope with the IMDCT, analysis quadrature mirror filterbank (AQMF), synthesis quadrature mirror filterbank (SQMF). For these versatile transformation functi ons, the common radix-2 FFT is decomposed to manipulate it. In an overall system, IP-based implementation is constructed including the wrapper design and some system-level implementation. This design is using TSMC 90 nm library with about 150K gates. Alternatively it can execute at a very low operation frequency with 1.75 MHz. Besides, the power consumption is only 7.69 mW. We further port our design on an ARM Integrator platform to make a real playable system. Over 91.26% ARM performance loading can be saved and substituted by this HE-AAC intelligent property (IP).
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML417检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明