中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/68858
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41673766      線上人數 : 1433
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/68858


    題名: 以懸置帶線實現之準集總元件雙工器;Quasi-Lumped Suspended Stripline Diplexer
    作者: 陳鵬帆;Peng-Fan,Chen
    貢獻者: 電機工程學系
    關鍵詞: 懸置帶線;準集總元件;雙工器;;低通濾波器;Suspended Stripline;Quasi-Lumped;Diplexer;High-pass;Low-pass;filter
    日期: 2015-07-30
    上傳時間: 2015-09-23 14:45:30 (UTC+8)
    出版者: 國立中央大學
    摘要: 本論文研究主軸為以懸置帶線架構實現準集總元件組成的雙工器,透過系統化的流程,依序設計組成雙工器的高、低通濾波器,逐步加入電路佈局中的高頻寄生效應、實做環境考量,與製程變異分析,而完成雙工器的設計。
    論文首先介紹以高、低通濾波器組成理想雙工器之工作原理。並且針對高、低通濾波器於懸置帶線架構的電路佈局設計時產生的寄生效應進行分析,再建立考量寄生效應的修正電路模型,並由網路參數運算的方式建立高低、通濾波器中準集總元件的萃取公式。藉以於電路模擬軟體的輔助下判斷修改元件值的設計方向。
    接續則提出系統化的雙工器設計方法,建立雙工器的設計,並且分別以五階與七階的雙工器實際設計範例演示設計流程。再納入量測時所須要的SMA接頭至懸置帶線轉接器設計,以及金屬外罩於製做時產生的圓孔與預留空間等實做考量於設計中,逐步完成所訂規格下的雙工器設計。最後針對製程變異進行評估,透過變異分析判斷實際製做時能夠容許的誤差範圍並且確保電路成品能夠與模擬吻合。本研究所提出之五階雙工器的量測結果,高通頻帶內植入損耗最大為為0.96 dB,低通頻帶內植入損耗最大為0.94 dB,低通與高通植入損耗響應交錯頻率15.25 GHz的植入損耗為3.8 dB,高通路徑的止帶衰減於0.8倍交錯頻率處可達39.6 dB,低通路徑的止帶衰減於1.2倍交錯頻率處達15 dB。反射損耗的部份,高通埠反射損耗於18.2-24.5 GHz均可大於13.1 dB,低通埠反射損耗於DC-14.46 GHz均可大於16.3 dB,共同埠反射損耗於DC-24.5 GHz均大於12.4 dB。電路之平面面積約為9.1×21.7 mm2( ),整體外部體積大小為21.7×18.0×22.3 mm3( )。而七階雙工器的量測方面結果,高通頻帶內植入損耗為1.25 dB,低通頻帶內植入損耗為1.22 dB,低通與高通植入損耗響應交錯頻率11.4 GHz的植入損耗為4.36 dB,高通路徑的止帶衰減於0.8倍交錯頻率處可達42.1 dB,低通路徑的止帶衰減於1.2倍交錯頻率處達36.3 dB。反射損耗的部份,高通埠反設損耗於12.1-18.2 GHz均大於12.1 dB,低通埠反射損耗於DC-10.7GHz均大於16.4 dB,共同埠反射損耗於DC-18.2 GHz均大於12 dB。電路之平面面積約為10.5×24.9 mm2( ),整體外部體積大小為25.1×20.58×16 mm3( )。最後,將電路的量測特性與參考文獻比較整理於表。
    相較於既有的文獻,本論文提出懸置帶線架構準集總元件雙工器的高頻寄生效應萃取方法與修正電路架構,並納入設計流程。再針對實做與量測時須要的SMA至懸置帶線轉接器、外罩金屬組裝流程等適當配置。最後,納入製程變異判段容忍的誤差範圍,而達成將準集總元件雙工器的設計系統化的目的。
    ;This study proposed an systematic design flow for quasi-lumped suspended stripline diplexer. According to modified circuit model with parasitic effect on high-pass and low-pass filter layout, the diplexer design are accomplished step by step. Practical consideration and fabrication variation are also take into design.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML383檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明