中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/8944
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 66984/66984 (100%)
造訪人次 : 23029201      線上人數 : 205
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/8944


    題名: 高速連結之時序與資料回復;High Speed Link Timing and Data Recovery
    作者: 黃慕真;Mu-Jen Huang
    貢獻者: 電機工程研究所
    關鍵詞: 時序與資料回復;High Speed Link;Data Recovery
    日期: 2000-06-30
    上傳時間: 2009-09-22 11:38:06 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在本篇論文中,我們提出了一種新的時序與資料回復的方法。相較於傳統所用的鎖相迴路,我們採用了現今相當流行的相位選擇架構。在此設計中,我們利用對資料的五倍過取樣程序,從所獲得的訊息中萃取出資料轉變狀態的位置。由此,我們便可以知道最佳的資料取樣位置。 資料轉態的位置會受到靜態相位錯誤或相位抖動的影響而漂移,這樣的非理想現象將造成系統訊雜比與時序邊限的降低。因此,我們必須設法去追蹤這樣的漂移並且做資料回復。 在我們的設計中,利用了多數閘來增加資料的可信賴度,並且由互斥閘來得到資料轉態的情形。接下來我們使用信賴計數器來統計資料轉態的結果,並且決定最佳取樣點的位置。 除此之外,我們建立了一套資料錯誤率的預測與分析方法。由這個分析的結果,設計者可以根據所需要的規格來選擇適當的系統參數並避免做過多的錯誤嘗試。 最後,我們使用了可程式閘陣列來做硬體的功能驗證,並且內建了一個錯誤計數模組來計算資料錯誤的比率。 In this thesis, a novel timing and data recovery algorithm for high-speed serial link is proposed. Instead of using the traditional PLL, we use the phase picking architecture. In our design, a 5X oversampling using multi-phase clocks are used to obtain the data information. And our purpose is to find the data transition position and pick the optimum phase for data sampling according to such information. The transition point may move due to static phase error or jitters (dynamic phase error due to noise). These non-ideal effects cause the reduction of SNR and timing margin. So, the system should detect the phase errors and output a recovery clock to track it. First, a majority voter chain is applied to enhance the data reliability. Then the transition position of each bit can be detected by XOR. The transition information are accumulated in the confidence counter and the machine will decide that whether the sampling phase should change. By such recovery mechanism, the sampling phase is fixed at the central point of data. Finally, according to the phase selected, three sample values are processed by a majority voter to obtain the recovered data. Besides, we also develop an analysis method for bit error rate prediction according to the different system parameters. By the analysis results, one can decide the system parameters depend on the design specifications instead of iterations. Finally, we use Xilinx FPGA for function simulation of the recovery system. Moreover, a bit error measurement modules are built in to test the system performance.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數
    0KbUnknown667檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 回饋  - 隱私權政策聲明