中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9241
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78852/78852 (100%)
造訪人次 : 37819579      線上人數 : 594
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9241


    題名: 內建式類比數位/數位類比轉換器線性度之自我測試;BIST for ADCs/DACs Linearity Testing
    作者: 陳俊宏;Jun-Hong Chen
    貢獻者: 電機工程研究所
    關鍵詞: 類比數位轉換器;數位類比轉換器;非線性度;內建式自我測式;混合信號測試;ADC;DAC;BIST;nonlinearity;testing;mixed-signal testing
    日期: 2001-07-12
    上傳時間: 2009-09-22 11:43:48 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在這篇論文中,我們提出了一個新的內建式自我測試的方法,可以用來測試在同一個晶片上之類比數位與數位類比轉換器之線性度。內建在同一個晶片上之數位訊號處理及微處理單元亦是可以用來計算測試結果的測試資源,因此我們提出的這個架構也可以充分的利用這些資源。為了不要因為外加的測試電路來降低整個系統的效能,我們的測試電路加越少越好。在處理測試的資料方面,超量取樣的統計方式在這裡可以有效的被運用。我們所提出的測試方法與機制亦是易於控制和分析的。 In this thesis, a new test methodology of BIST for on-chip ADC-DAC pair linearity testing is proposed. The on-chip digital signal processing unit and micro processing unit are used as test sources for calculating the test results. Hence, the on-chip test resources are fully used for our testing methodology. The test circuits are added as few as possible to prevent performance degradation of the overall system. To reduce the influence of system noise, the statistical methodology of oversampling is used. The proposed BIST scheme is ease of control and analysis.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明