English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41638494      線上人數 : 1738
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9450


    題名: 具有預先增強器之Gbps串列連結傳送器及全數位超取樣資料回復器;Multi-Gbps Serial Link Transmitter with Pre-emphasis and All Digital Data Recovery with Oversampling Method
    作者: 林志憲;Chih-Hsien Lin
    貢獻者: 電機工程研究所
    關鍵詞: 預先增強器;串列連結;超取樣;Pre-emphasis;Serial Link;Oversampling
    日期: 2006-05-11
    上傳時間: 2009-09-22 11:48:00 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 由於多媒體應用的增加,使得傳輸資料頻寬的需要量增大。 如果把高速串列連結傳輸應用在價格低廉的纜線上,將是非常節省成本的方法。 本論文中內完成適用於纜線的5-10Gbps傳收器之核心設計、規格建立及晶片製作。 目前傳收系統的核心主要是在傳輸端的編碼方式、傳輸收發電路的濾波器(Pre-emphasis or Equalizer)以及接收端的時序回復電路。 因為高速傳輸的應用,傳導纜線的頻率響應為一低通濾波的形式,且隨著纜線長度的增加,信號在高頻部份的衰減也會呈線性的增加。 因此在本論文中提出傳輸器信號預先增強器並分析其訊號在時域及頻域上的響應及現象。 在電路上則使用了自訂的預先加強之係數使得接收端電壓維持固定,其規格為300mV 10/5 Gbps(4/2 PAM)。 接著在此論文中提出一個全數位式時脈資料回復器電路設計,其架構相當的規律且是適用於不同的架構。 在TSMC .25製程下,其verilog程式合成結果之速度可達到5Gbps。由於我們用超取樣之方式實現全數位之資料回復電路架構,此論文亦分析一些重要的效能及設計參數並推導其分式使不同的設計參數可以符合不同的系統規格。 此外本論文亦對整個資料回復電路做一套影響系統效能的雜訊以及錯誤率分析並將影響系統效能的因素參數化。 Due to the increasing applications of multimedia in recent years, the requirement of data bandwidth has been increased. High speed serial link that achieves Gbps has the advantage of low cost and thus become popular. In this thesis, we achieve 5-10 Gbps transceiver system including core design, specification decision and IC implementation for cable transmission. The main structures of the transceiver system are transmission data encoder, and transmitter pre-emphasis, equalizer and clock recovery circuit of the receiver. Because of the application for the high speed data rate transmission, the cable exhibits like a low pass filter. Signal amplitude decreases when data rate increases. A transmitter with pre-emphasis is proposed. The time domain and frequency domain response analysis are carried out to show the performance. It uses custom coefficients of pre-emphasis to fix the signal amplitude in receiver node which is about 300mV for 10/5 Gbps (4/2 PAM). In the thesis, we also proposed an all digital data clock recovery circuit which is very regular and flexible for different applications. We adopt an oversampling phase-picking method to realize an all digital data recovery circuit. Several key performance and design parameters are analyzed and formulated, therefore, different specifications can be met with different design parameters. Finally, we derive a set of jitter and BER analysis equations of the oversampling method. Using TSMC .25 CMOS process, this circuit can archive 5Gbps.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明