中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9566
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 41737118      在线人数 : 769
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9566


    题名: 通訊應用之內嵌式數位訊號處理器核心產生器;Module Generator of Embedded DSP Core for Communication Applications
    作者: 陳威豪;Wei-Hao Chen
    贡献者: 電機工程研究所
    关键词: 模組產生器;數位訊號處理器;通訊應用;DSP;parameterized;module generator
    日期: 2003-06-17
    上传时间: 2009-09-22 11:50:42 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在本篇論文中,實現了一個可參數化的內嵌式數位信號處理器系統— NCU_DSP_2003。它是由去年的NCU_DSP_2002核心增進而來的。它能偵測出資料危障(data hazard)和結構危障(structure hazard)且做資料前移動作使硬體正常工作。而為了加快DSP演算和減少功率耗損,我們改進了有關原本的迴圈指令和增加一個新的迴圈指令,使得這顆數位信號處理器更適用於計算有迴圈密集的應用上。 我們所提出的可參數化數位信號處理器設計流程具有幾項優越的特性:可參數化的架構,可選擇式特殊應用硬體,低功率及為內嵌式應用之I/O設計。我們設計了各種模組產生器以產生可變動(configurable)的資料路徑(datapath)和可重複使用的特殊功能硬體。還有我們提供了三種乘法器模組供使用者依實際使用上的需要做選擇。並設計了一個模組產生器用以整合各個功能模組及產生數位信號處理器的硬體描述語言。 以模組產生器所產生的十六位元數位信號處理器為例,其最大工作效能可操作在170百萬指令。 This thesis introduces the design and implementation of an embedded and parameterized digital signal processing (DSP) processor---NCU_DSP_2003. it is an enhanced version of last year version---NCU_DSP_2002. Besides providing a basic instruction set that is similar to conventional DSP processors, the enhanced capabilities include detector of the data hazard and structure hazard and do data forwarding. To enhance the operation of DSP and reduce power consumption, it provides two kinds of the nested loop instruction. These improvements make this DSP processor more efficient for computation-intensive application. The proposed parameterized DSP processor design system has some advanced features: a parameterized architecture, special functions for communication application, some low power designs and I/O for embedded consideration. We provide three kinds of Multiply-Accumulate unit for user to select according to practical applications. By using window GUI and a Verilog code generator, dedicated DSP for specified application can be generated. The chip will be implemented in a cell-based design method with a 0.25 1P5M cell library. The maximum operating frequency of a 16?16 DSP is about 170MHz.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 大小格式浏览次数


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明