中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9713
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41664575      線上人數 : 1529
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9713


    題名: 適用於第三代行動通訊之最大事後機率演算法發展及渦輪碼解碼器超大型積體電路設計;Development of MAP Algorithm and VLSI Design of Turbo Decoding for 3GPP
    作者: 林承鴻;Cheng-Hung Lin
    貢獻者: 電機工程研究所
    關鍵詞: 第三代行動通訊;最大事後機率演算法;渦輪碼;超大型積體電路;VLSI;3GPP;Turbo Codes;MAP
    日期: 2004-06-23
    上傳時間: 2009-09-22 11:54:15 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 渦輪碼已經是近年來通道編碼理論的一項重大突破。而在渦輪解碼裡軟式輸入軟式輸出解碼演算法中,以最大事後機率演算法最強而有力。然而,最大事後機率演算法解碼器在硬體實現上需要大量的記憶體,因此,本論文提出一種創新的最大事後機率解碼器架構,根據渦輪碼時間對應計算排成圖的分析,後向反覆運算可以直接地被轉換與前向反覆運算同時同向處理,它並可以有效地減少記憶體單元與面積。從比較結果中,更可看出它比起以往的研究更有效地減少到一半的記憶體存儲量。除此之外,提出的架構不像以往的研究,它簡化了記憶資料存取的動作,而不需要其他額外的位址產生器。 另外,渦輪碼中最大事後機率解碼演算法有一個訊息上的要求,這訊息上的要求是通道訊號雜訊比。若解碼端與實際通道訊號雜訊比發生不一致,渦輪解碼的錯誤更正能力便會被減低。因此在本論文中,一種結合了過去研究中所發表出來早終結技術的低複雜度通道估計演算法被提出來,早終結技術是用來減少渦輪碼中遞迴數的技術。其中,兩種早終結技術:硬式決定和軟式決定條件被模擬在通道訊號雜訊比不一致的情況之下。藉由模擬的結果通道估計演算法被提出來,其擁有了減少渦輪碼遞迴數和容易實現的兩個優點。在2分貝的實際訊號雜訊比條件下,與分析在最大遞迴數20相比,結果顯示渦輪解碼只用3個遞迴數便可被早終結技術終止;根據我們的模擬結果,在位元錯誤率為10-5的情況下,幾個框架解碼後,提出的方法就可以估計可靠的通道訊號雜訊比以提煉更正效能,與完全已知真實訊號雜訊比相比,只有0.1分貝的編碼增益失真。 在UMC .18um 1p6m CMOS 製程中,一顆根據3GPP標準以超大型積體電路設計之渦輪解碼器被實現在核心面積為3.7 x 3.7平方公釐的原型晶片內,以驗證所提出渦輪解碼器的架構,其最大操作頻率可達到149 MHz。在3GPP標準且最大遞迴數為6的情況下,提出的渦輪解碼器可以得到12 Mb/s 解碼率當頻率操作在149 MHz時。 In coding theory, turbo codes have been the breakthrough in recent years. Among these, the maximum a posteriori (MAP) probability algorithm is a powerful soft-input soft-output (SISO) algorithm for turbo decoding. However, MAP decoders of the turbo decoding consume large memories in hardware implementation. This thesis presents a new architecture for memory reduction in log-MAP (logarithm-MAP) algorithm. Based on the scheduling analysis, the backward recursion can be reversed in order to be directly operated on with forward recursion. The comparison result shows it can effectively reduce the memory size up to half size of the previous works. In addition, we also simplify the memory data access without an extra address generator. Moreover, one requirement of iterative MAP decoding of turbo codes is the knowledge of the channel SNR. The correction ability of turbo decoding is degraded by mismatch of channel SNR. In this thesis, a low complexity channel estimation algorithm based on early termination techniques used to reduce the number of iterations is proposed. Both of the hard and soft decisions for early termination techniques are simulated with SNR mismatch. Our algorithm takes the advantages of reducing the iterations and easy implementation on channel estimation. Only 3 iterations can be achieved compared with the analyzed 20 iterations at 2-dB true SNR. Based on our simulation results, the proposed method can practically estimate the reliable channel SNR to refine the correction performance after several frames, and get 0.1-dB coding gain loses compared to true channel SNR at BER = 10-5. A prototyping chip is implemented to verify the proposed architecture in 3.7×3.7mm2 die area, and the clock frequency is 149MHz in UMC 0.18um 1p6m CMOS process. For 3GPP standard, the proposed decoder can obtain 12Mb/s decoding rate when operating at 149 MHz with 6 iterations.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明