English  |  正體中文  |  简体中文  |  Items with full text/Total items : 65275/65275 (100%)
Visitors : 20896203      Online Users : 263
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
Scope Tips:
  • please add "double quotation mark" for query phrases to get precise results
  • please goto advance search for comprehansive author search
  • Adv. Search
    HomeLoginUploadHelpAboutAdminister Goto mobile version


    Please use this identifier to cite or link to this item: http://ir.lib.ncu.edu.tw/handle/987654321/9739


    Title: 磷化銦/砷化銦鎵雙異質接面雙極性電晶體之製程與分析;Fabrication and Analysis of InP/InGaAs Double Heterojuction Bipolar Transistors
    Authors: 陳柏翰;Po-Han Chen
    Contributors: 電機工程研究所
    Keywords: 高速元件;磷化銦;異質接面雙極性電晶體;high speed device;DHBT;InP-Based
    Date: 2005-06-30
    Issue Date: 2009-09-22 11:54:55 (UTC+8)
    Publisher: 國立中央大學圖書館
    Abstract: 摘要 本論文主要是研究磷化銦/砷化銦鎵雙異質接面雙載子電晶體之製作與分析。利用固態源分子束磊晶系統成長磷化銦/砷化銦鎵雙異質接面雙載子電晶體,改變磊晶部份,改變磷化銦間閣層之濃度與厚度,使得電晶體得以操作在120kA/cm2的電流密度下,達到fT=120GHz,fMAX=47GHz,BVCEO=4V。 利用複合集極結構,可以達成電流密度150kA/cm2,fT=130GHz,fMAX=66GHz,BVCEO > 9V。為了要更瞭解元件的特性,我們利用T-模型分析內部參數,得到電容電阻充放電時間及元件傳輸時間。分析充放電時間與元件傳輸時間可以提供給我們改善製程及磊晶結構的依據。 從萃取出來的結果得到想要提升高頻效應,電容電阻充放電時間與元件傳輸時間都需要改善,才可達到更佳的特性。在製程上,利用縮小線寬,縮小電容,在維持電阻一定的假設下,減少充放電時間。在結構上,利用縮短集極厚度,減少元件傳輸時間,另外提升抑制電流阻擋效應能力,可以減少充放電時間。
    Appears in Collections:[電機工程研究所] 博碩士論文

    Files in This Item:

    File SizeFormat
    0KbUnknown622View/Open


    All items in NCUIR are protected by copyright, with all rights reserved.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - Feedback  - 隱私權政策聲明