English
| 正體中文 |
简体中文
|
全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41635496 線上人數 : 1415
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by
NTU Library IR team.
搜尋範圍
全部NCUIR
資訊電機學院
電機工程研究所
--博碩士論文
查詢小技巧:
您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
進階搜尋
主頁
‧
登入
‧
上傳
‧
說明
‧
關於NCUIR
‧
管理
NCU Institutional Repository
>
資訊電機學院
>
電機工程研究所
>
博碩士論文
>
Item 987654321/9861
資料載入中.....
書目資料匯出
Endnote RIS 格式資料匯出
Bibtex 格式資料匯出
引文資訊
資料載入中.....
資料載入中.....
請使用永久網址來引用或連結此文件:
http://ir.lib.ncu.edu.tw/handle/987654321/9861
題名:
利用聲明驗證方法協助硬體除錯之研究
;
On Assertion-Based Verification for Hardware Debugging
作者:
蔡宗智
;
Tsung-Chih Tsai
貢獻者:
電機工程研究所
關鍵詞:
硬體
;
驗證
;
聲明
;
verification
;
assertion
;
hardware
日期:
2005-07-05
上傳時間:
2009-09-22 11:58:10 (UTC+8)
出版者:
國立中央大學圖書館
摘要:
目前的設計已經越來越龐大,功能性驗證相對的也比起以前更顯的重要。而如何使用更有效的驗證方法,使得驗證可以變的更有效率,已經變成了一件刻不容緩的事。 聲明被應用在軟體上已經行之有年,並且一般被認為是最有效率的除錯技巧之一。近年來這個觀念慢慢的被引用到硬體描述語言上,來加快硬體描述語言的除錯速度。但是由於測試檔案越來越龐大,單純的只使用軟體來模擬,就顯的非常耗費時間且不切實際。FPGA是改善模擬時間太長的一種選擇。但是FPGA並沒有辦法提供在除錯技巧上的高可觀性。 因此如果我們可以綜合聲明與FPGA各別的優點,這樣就可以提供一個最好的除錯模式。因此我們提出了我們的想法:將聲明直接合成在FPGA中,進而達到模擬時間縮短和高可觀性的優點。而這就達成了我們的最終目的:縮短驗證時間。
顯示於類別:
[電機工程研究所] 博碩士論文
文件中的檔案:
檔案
大小
格式
瀏覽次數
在NCUIR中所有的資料項目都受到原著作權保護.
社群 sharing
::: Copyright National Central University. | 國立中央大學圖書館版權所有 |
收藏本站
|
設為首頁
| 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
DSpace Software
Copyright © 2002-2004
MIT
&
Hewlett-Packard
/
Enhanced by
NTU Library IR team
Copyright ©
-
隱私權政策聲明