中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9863
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41664517      線上人數 : 1528
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9863


    題名: 應用於串列傳輸之2.5GB/s CMOS 超取樣資料回復電路;+C2497 2.5GB/s CMOS Oversampling Data Recovery Circuit for Serial Link Application
    作者: 卓峰信;Feng-Hsin Cho
    貢獻者: 電機工程研究所
    關鍵詞: 時脈資料回復;資料回復;data recovery;clock data recovery
    日期: 2005-07-08
    上傳時間: 2009-09-22 11:58:13 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在網路以及電腦資料處理速度演進的帶動下,興起高速串列資料傳輸研究的潮流。鎖相迴路與時脈資料回復電路在運用常見有兩大類。其一是在乙太網路以及光纖網路上的應用(例如:10GBase-LX4、OC192等等);另一方面則著重在有線或晶片內部的串列資料傳輸的應用(例如USB2.0、IEEE1394b、SERIAL-ATA、PCI-EXPRESS),現有產品中PCI-Express V1目前之速率已高達2.5Gb/s,因此本論文以CMOS製程實現接收端之相關電路設計技術,目為實現一個在接收端2.5Gb/s資料回復電路。 本論文提出一個使用3倍超取樣技術的資料回復電路,其功能是將串列的訊號轉換回平行的資料。藉由延遲鎖定迴路產生的相位,可對串列訊號做3倍取樣,此資料回復器不僅可決定出最佳的取樣點、亦可找到資料的起始位置。在決定最佳取樣點方面,應用數位電路控制來決策出最佳參考相位,進而得到資料的最佳取樣邊界(Margin)。 本論文使用TSMC 0.18um 1P6M CMOS Process,設計出一個2.5Gbps傳輸率之資料回復電路。在2.5Gbps的資料率下可將串列資料成功的還原成四個625MB/s的並列輸出。此時核心電路的消耗功率為28.7mW Recently research on high speed link is more popular because of the progress of computer and network. The applications of phase locked loop and timing recovery are categorized to two types. One type is the application of Ethernet (such as 10GBase-LX4) and optical fiber (such as OC192 and OC768). Another is the application of Firewire (such as USB and IEEE1394) 、Chip to Chip and storage to storage (such as PCI-Express and Serial ATA).The available products of PCI-Express X1 achieves the 2.5Gbps data transfer rate. Therefore, this thesis studies on the implementation and design of a 2.5GB/s data recovery circuit for high speed link in PCI-Express X1. A 2.5GB/s data recovery circuit with 3 times oversampling technique is adopted. Its main function is that to receive the serial input signal to parallel output. It samples data 3 times by the sampling clock generated from delay locked loop, so as to decide the best sampling point and data frames. It uses digital control circuit to realize the 3 times oversampling technique so that the input signal is sampled with the maximum timing margin. A 2.5GBps data recovery system with 3 times oversampling technique has been designed and implemented by 0.18μm TSMC CMOS process. 2.5GBps data stream would be successfully received and synchronized to four parallel channels with 28.7mW power consumptions.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明