中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9879
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41785427      線上人數 : 1340
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9879


    題名: 多重相位之延遲鎖定迴路倍頻器設計與分析;Design and Analysis of Multiphase DLL-based Frequency Multipliers
    作者: 張書銘;Shu-Ming Chang
    貢獻者: 電機工程研究所
    關鍵詞: 延遲鎖定迴路;倍頻器;Delay-Locked Loop;frequency multiplier
    日期: 2005-07-08
    上傳時間: 2009-09-22 11:58:39 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 因為容易設計及穩定的特性,延遲鎖定迴路(Delay-Locked Loop)已經比鎖相迴路(Phase-Locked Loop)更廣泛地應用在時脈誤差調整上。不僅如此,在現今有越來越多的應用開始使用延遲鎖定迴路,例如本地震盪電路與時脈產生器,而這一些應用在以前只能使用鎖相迴路。因此,在不久的未來,延遲鎖定迴路將會更加重要 在本論文中主要針對延遲鎖定迴路及其多重相位倍頻器與差動倍頻器作出說明以及討論,並且使用TSMC 0.18μm 1P6M CMOS Process,供應電壓為1.8V;設計出一個1.28GHz延遲迴路倍頻器。其延遲鎖定迴路的輸入範圍為220MHz~320MHz,多重相位倍頻器輸出時脈倍數可利用數位信號控制來達成,頻率倍數為1x、2x及4x;另外差動倍頻器則會直接合成出2x及4x的訊號。輸出頻率為220MHz ~ 320MHz (1倍頻)、440MHz ~ 640MHz (2倍頻)、880MHz ~ 1.28GHz (4倍頻),電路操作於1.0GHz輸出時脈之峰對峰擾動值分別為32.7ps與54.49ps,其功率消耗為67.16mW。 Delay-Locked Loops (DLLs) have been widely used for clock deskew in stead of Phase-Locked Loop (PLLs) because of easy design and inherent stable. In nowadays, more and more applications, such as local oscillator and clock generator where only used with PLL in the past and are employed DLLs. So, the DLLs will be more significant in the near future. The main object of this thesis is the description and discussion in Delay-Locked Loop, multiphase edge combiner and fully differential edge combiner; uses TSMC 0.18μm 1P6M CMOS process to design a 1.28GHz DLL-based frequency multiplier and the supply voltage is 1.8V. The operate frequency range of DLL is 220MHz to 329MHz; the multiple factor of the multiphase edge combiner can easily use with digital control code and the multiple factor is 1x, 2x and 4x. Besides, the fully differential edge combiner can directly synthesize the 2x and 4x output signals. The synthesized frequencies of the DLL-based frequency multiplier are 220MHz to 320MHz (multiply-by-1), 440MHz to 640MHz (multiply-by-2) and 880MHz to 1.28GHz (multiply-by-4). The power dissipation and peak-to-peak jitters are 67.16mW and 32.7ps, 54.49ps at 1.0GHz output clock frequency.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明