English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 41078612      線上人數 : 892
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9944


    題名: 標準元件庫雜訊特性化及電源雜訊抑制電路設計;Standard Cell Library Noise Characterization and Power Noise Suppression Circuit Design
    作者: 杜明賢;Ming-Hsien Tu
    貢獻者: 電機工程研究所
    關鍵詞: 標準元件庫;雜訊;特性化;characterization;standard cell library;noise
    日期: 2006-07-07
    上傳時間: 2009-09-22 12:01:35 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 摘要 隨著半導體製造技術的進步,最小特徵尺寸持續降低,而且電路密度逐漸增加。在這個同時,增加的時脈速度要求這些電路有更快的訊號轉換速率。如此,在今天的高速電路中,雜訊產生變得愈來愈嚴重。然而,供應電源電壓的減少代表著更低的電晶體臨界電壓。因此,電路的雜訊邊界變得更小。它會造成大量的訊雜比降低,不管是在數位或是混合訊號電路。因此,電路效能將被雜訊所限制。 在這個論文,我們提供一個能察覺雜訊的標準元件庫。有兩個主要的部份在這個目標,雜訊特性化與抑制雜訊元件設計。在雜訊特性化方面,我們介紹特性化交插耦合雜訊的程序與使用CLKINVX1與NAND2X1來當成特性化例子。我們也討論特性化同時轉換雜訊的方法與呈現一些初步的想法。 在雜訊抑制元件設計方面,我們實現了被動抑制電源雜訊元件,去耦合電容,與一個主動抑制電源雜訊模組。它們可以直接抑制在設計者電路中所發生的電源雜訊。模擬結果顯示,主動抑制電源電路能降低負的電源雜訊峰值達33%,降低正的電源雜訊峰值達44%。最後我們將主動抑制電源雜訊電路與晶片上抖動量測電路做結合。這個結合電路可以讓我們直接觀察主動抑制電源雜訊電路所造成的改善。 Abstract With advances in semiconductor fabrication technology, the minimum feature size continues to decrease and the circuit density increases gradually. At the same time, increasing clock speeds demands these circuits to switch at faster rates. Thus, noise generation becomes more and more serious in today’s high-speed circuits. Moreover, decreasing power supply voltages dictate lower transistor threshold voltage. Therefore, noise margins of circuits become smaller. It causes a significantly signal-to-noise ratio reduction for both digital and mixed-signal/analog circuits. Therefore, the circuit performance will be limited by noise. In this thesis, we provide a noise-aware standard cell library. There are two major parts in the subject, noise characterization and noise suppression cell design. On noise characterization, we introduce the procedure to characterize the noise behavior and use CLKINVX1 and NAND2X1 as a characterization example. We also discuss the way to characterize simultaneous switching noise and propose some preliminary ideas. On noise suppression cell design, we implement the passive power supply noise (PSN) suppression cell, decoupling capacitance, and an active PSN suppression module. They can be used to suppress PSN occurring in design’s circuit. The simulation results appeal that the active PSN suppression circuit can have 33% reduction for negative PSN peak and 44% reduction for positive PSN peak. Finally, we combine the active PSN suppression circuit with an on-chip bounce measurement circuit. This combined circuit can let us observe the improvement due to the active PSN suppression circuit directly.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明