English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 78937/78937 (100%)
造訪人次 : 39443072      線上人數 : 273
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10330


    題名: 應用氮化矽做為穿隧介電層之鍺量子點電晶體之研製;the fabrication of Germanium nanocrystal MOSFET with SiN tunneling dielectric technology
    作者: 楊露瑜;Lu-Yu Yang
    貢獻者: 電機工程研究所
    關鍵詞: 非揮發性記憶體;memory
    日期: 2008-07-11
    上傳時間: 2009-09-22 12:12:35 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 在本論文中,利用低壓化學氣相沉積系統沉積複晶矽鍺並利用氧化之方式形 成鍺奈米晶粒製作出浮點電晶體,另一方面,我們以高介電層材料取代傳統的二 氧化矽做為穿隧介電層以提升寫入的速度;在製作浮點電晶體過程中,我們也開 發了閘堆疊蝕刻的部份,因為浮點電晶體閘堆疊層中的鍺奈米晶粒是否蝕刻乾淨 會嚴重影響元件的製作與特性。 我們利用製作出來的電晶體做了以下幾項的電性量測包含:室溫下儲存時間 量測、脈波量測、耐用性量測等,藉由以上的量測,我們可以清楚知道所製作的 元件之特性。 In this thesis, we utilize selective thermal oxidation of poly SiGe to form Ge nanocrystals embedded in SiO2 and then fabricate the Ge nanocrystals transistor. In addition, using high-K material to replace the conventional robust SiO2 enhances programming speed. In the fabrication process, we have also developed the gate stack etch technique, because of Ge nanocrystals embedded in gate stack has been removed or not affects the following fabrications and characterization of device tremendously. When the fabrication of device has been completed, we take some measurements including, pulse response, endurance measurement and retention time at room temperature. According to the result of measurements, we can realize the characterization of our device and the problems of device structure
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明