中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/25820
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 78852/78852 (100%)
造访人次 : 38061772      在线人数 : 804
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/25820


    题名: 使用電流級距控制器以達到寬操作頻率範圍之數位式鎖相迴路;A Digital PLL Using Current-Step Controller for Wide Operating Range Application
    作者: 張毓玲;Yu-Ling Chang
    贡献者: 電機工程研究所
    关键词: 可調變除數之除頻器;寬操作頻率範圍;數位迴路濾波器;電流級距控制器;數位至電流轉換器;頻率合成器;鎖相迴路;時間至數位碼轉換器;programmable divider;wide operating frequency range;digital loop filter;digital-to-current converter;current-step controller;time-to-digital converter;phase-locked loop (PLL);Frequency synthesizers
    日期: 2010-01-21
    上传时间: 2010-06-11 16:20:58 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 本論文提出具寬操作頻率範圍之數位式鎖相迴路,其架構採用數位迴路濾波器取代由電阻及電容所組成之被動濾波器,以達到降低面積之效果;同時利用降低數位迴路濾波器取樣頻率之方法,使其在輸入參考頻率與除頻器之除數同時變動時,鎖相迴路系統皆為穩定操作。其中,使用所提出的具有電流級距控制器之數位至電流轉換器,除了使數位控制振盪器之轉換增益較為線性外,同時也可提高其頻率調控之解析度,達成低時脈抖動之設計。 此數位式鎖相迴路採用台積電 0.18 um 1P6M CMOS製程實現,並經由量測驗證其操作頻率範圍可達到200 MHz至1.4 GHz,且在操作頻率為800 MHz時,其峰對峰時脈抖動量(peak-to-peak jitter)為4.6%。其在供應電壓為1.8 V且輸出時脈為1 GHz之操作下消耗功率為7.27 mW,核心面積為0.04 mm2。此數位式鎖相迴路在與相同輸出頻率的倍頻範圍條件相比下,所耗費之面積極小,因此極為適合於系統晶片之應用。 In this thesis, a digital phase-locked loop (DPLL) with the wide operating range is presented. The architecture of the proposed DPLL uses a digital loop filter to replace passive loop filter for area saving purpose. The DPLL maintains the system stability by reducing the sampling frequency when the reference clock and the multiplication factor are varied. The linearity of the gain and timing resolution of digital-controlled oscillator are improved by using the proposed digital-to-current converter with current-step controller (CSC). Thus, the CSC used here can enhance the jitter performance. The proposed DPLL is implemented in a 0.18-um TSMC 1P6M CMOS process. It can operate from 200 MHz to 1.4 GHz and has a 4.6% peak-to-peak jitter at 800 MHz. The power consumption and the core area are 7.27 mW at 1 GHz and 0.04 mm2, respectively. In this work, the proposed DPLL can obtain the small area cost under the same multiplication range. Therefore, it is useful for system on chip (SoC) systems.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML975检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明