中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/44765
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 41862798      在线人数 : 1028
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/44765


    题名: 應用氮化矽/二氧化矽/氮化矽堆疊形成電致可調變穿隧能障之鍺量子點電晶體之研製;Fabrication and Characterization of Germanium Quantum Dots MOSFET with Electric-field Induced Tunable Tunnel Barriers in Si3N4/SiO2/Si3N4 Stack.
    作者: 王裕淵;Yu-yuan Wang
    贡献者: 電機工程研究所
    关键词: 鍺浮點電晶體;E-field induced tunable tunnel barriers;nonvolatile memory;Ge floating dot transistor
    日期: 2010-08-16
    上传时间: 2010-12-09 13:54:43 (UTC+8)
    出版者: 國立中央大學
    摘要: 本論文旨在探討利用兩種不同寬能隙的介電材料(氮化矽、二氧化矽)形成三層堆疊介電層以達到電致可調變穿隧能障之效,期望藉此可降低浮點電晶體的寫入與抹除之電壓,更可提升其寫入/抹除的效率。當閘極施予偏壓時,將使穿隧位能障產生近似對稱三角幾何的位能障來增加載子的寫入/抹除速度,並且利用低壓化學氣相沉積系統沉積複晶矽鍺並藉由濕氧化的方式形成鍺奈米晶粒的製程技術相結合實現出鍺浮點電晶體。本論文中是以氮化矽/二氧化矽/氮化矽堆疊所形成之穿隧介電層,其中的二氧化矽是在溫度為1050 oC 的環境下,以乾氧化氮化矽的方式所形成的。此製程方法能有效地控制穿隧介電層的等效氧化層厚度在5 nm 以下。且藉由不同寬能隙材料堆疊所形成對稱三角幾何的穿隧位能障,更能有效的降低元件的操作偏壓以及提升元件的操作速度與耐用性,又能保有元件的儲存能力。本實驗所製作而成的鍺浮點電晶體,寫入/抹除操作偏壓可降低至8 V 以及-6 V、操作速度分別可達到1 ms 以及70 μs,便可使得元件產生0.6 V 的記憶窗口。在儲存能力方面,儲存時間經過1E8 秒之後,儲存的電荷量尚保存原本的58 %。而在耐用性方面,元件的寫入/抹除操作次數可達到1E6 次以上。In this thesis, we explored two wide bandgap insulators, silicon-dioxide and silicon nitride, as a stacked dielectric for forming a tunable tunnel barrier under electric-field modulation. The so-formed tunnel dielectric behaves like a symmetric quasi-triangle potential barrier, which is expected to enhance the read and write speeds for memory application. In addition, we also incorporate germanium quantum dots (QDs) to replace the floating poly-Si gate, so that a high speed and good charge retention Ge QDs flash memory is demonstrated. The stacked tunnel dielectric of Si3N4/SiO2/Si3N4 is produced by thermally oxidizing amorphous Si3N4 at 1050 oC and its equivalent oxide thickness (EOT) is less than 5 nm. The so-formed stacked tunnel dielectric behaves like a quasi-triangle potential barrier under E-field manipulation. Incorporating Ge QDs with the quasi-triangle tunnel barrier into the MOSFET structure, we realized a floating-dot nonvolatile memory cell transistor with the write/read voltages of +8 V and -6 V, write/read time of 1 ms and 70 μs at a threshold voltage shift (ΔVTH = 0.6 V). This Ge QDs transistor have good charge retention of 58 % after 1E8 s and excellent endurance after more than 1E6 read/write operations.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML761检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明