English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42772496      線上人數 : 1217
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/94276


    題名: 數位運算記憶體設計與測試自動化( I );Design and Test Automation of Digital Cims( I )
    作者: 李進福;黃世旭;許鈞瓏;陳聿廣
    貢獻者: 國立中央大學電機工程學系
    關鍵詞: 人工智慧;數位運算記憶體;設計自動化;測試;測試自動化;AI;digital computing-in memories;design automation;testing;test automation
    日期: 2024-09-27
    上傳時間: 2024-09-30 17:22:47 (UTC+8)
    出版者: 國家科學及技術委員會(本會)
    摘要: 計畫主要開發應用於數位運算記憶體之設計與測試自動化技術,預計對學術、社會及經濟之影響如下: 學術面:在前瞻議題上開發創新技術,有利於提升台灣在運算記憶體及AI領域在學術研究上的國際能見度。 社會面:參與計畫的碩、博士班的研究生畢業後加入職場,可以提升業界在此運算記憶體及AI領域前瞻技術之能力,提高產業競爭力。 經濟面:有助臺灣IC設計產業升級、進而提升台灣經濟。
    關聯: 財團法人國家實驗研究院科技政策研究與資訊中心
    顯示於類別:[電機工程學系] 研究計畫

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML53檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明