中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/98077
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 83776/83776 (100%)
造訪人次 : 59309615      線上人數 : 1506
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: https://ir.lib.ncu.edu.tw/handle/987654321/98077


    題名: 基於RISC-V架構之DDS通訊協定系統晶片的軟硬體協同設計;HW/SW Co-Design of a DDS Communication Protocol System-on-Chip Based on RISC-V Architecture
    作者: 黃紹宇;Huang, Shao-Yu
    貢獻者: 通訊工程學系
    關鍵詞: DDS 通訊協定;RISC-V 架構;硬體加速;系統晶片;DDS Communication Protocol;RISC-V Architecture;Hardware acceleration;System-on-Chip (SoC)
    日期: 2025-07-01
    上傳時間: 2025-10-17 12:19:37 (UTC+8)
    出版者: 國立中央大學
    摘要: 本研究旨在設計一套基於 RISC-V 架構之 DDS 通訊協定系統晶片,透過軟硬體協同設計方法整合資料封裝控制流程與加速模組,以提升嵌入式通訊系統之效能與可移植性。研究中採用模組化設計策略,將封包建構流程拆分為初始化參數設定、欄位加速封裝處理、任務完成回報與系統狀態回復等子模組,並以 Verilog HDL 實作資料封裝控制單元,搭配 RISC-V 指令集整合控制流程。

    在實驗部分,系統以 Quartus II 與 ModelSim 進行模擬驗證,並以 Venus 平台進行 RISC-V 控制程式效能測試。結果顯示,傳統 RISC-V 軟體流程執行完整一筆封包建構任務約需 32 個週期(cycle),而本研究設計之 FPGA 加速模組可於 25.7 cycle 內完成同樣任務,效能提升約 19.7%。此外,透過向量封裝與非阻塞式資料傳輸設計,有效降低時序延遲與邏輯資源消耗,達到系統面積與延遲之雙重優化。

    本論文證實以 RISC-V 為基礎進行 DDS 通訊協定晶片設計具有可行性與彈性,所提出之加速模組亦可應用於其他邊緣運算場域,如無人載具、感測網路或智慧控制裝置之高效資料傳輸任務。
    ;This thesis proposes a system-on-chip (SoC) design based on the RISC-V architecture, implementing the Data Distribution Service (DDS) communication protocol through a hardware/software co-design methodology. The system integrates a modular packet construction control process, including initialization, field encoding, task completion reporting, and state recovery. The packet construction logic is implemented using Verilog HDL, and the control flow is integrated via customized RISC-V instruction sequences.

    Simulation and verification are conducted using Quartus II and ModelSim for RTL design, while control software is evaluated using the Venus RISC-V emulator. Experimental results show that the traditional software-based approach requires approximately 32 cycles to complete a single packet construction task. In contrast, the proposed FPGA-based hardware accelerator completes the same task in 25.7 cycles, achieving an 19.7% performance improvement. Furthermore, the adoption of vectorized packaging and non-blocking transmission enhances timing efficiency and reduces logic area consumption, optimizing both latency and hardware resource utilization.

    The results demonstrate the feasibility and scalability of implementing DDS communication logic on a RISC-V-based SoC. The proposed design is also applicable to edge computing applications, such as unmanned vehicles, sensor networks, and intelligent control systems that demand high-performance data transmission.
    顯示於類別:[通訊工程研究所] 博碩士論文

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML13檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明